- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机组成原理补充题
计算机组成原理补充题
判断题
1.磁盘存储中如果文件长度超过磁道容量,会将其放在同一个记录面上。
2.随机存储存储器的访问时间与存储位置有关。
3.微程序控制器中,一条机器指令对应于一个微程序。
4.任何指令的执行可以由硬件来实现,也可以由软件来完成。
5.通常多级中断系统可实现中断嵌套。
6. RR、RS及SS型指令中,RR型指令的执行速度最慢。
补:7. 通常单级中断系统可实现中断嵌套。
8. RR、RS及SS型指令中,SS型指令的执行速度最慢
9.单管DRAM必须不断刷新是因为其为破坏性读出。
10.磁盘的读出过程是一个磁——电变换。
11.寄存器的间接寻址中,操作数存放在内存的相应单元中。
12.并行技术之所以能提升效率是因期许自身的物理性能得到了改善。
13.流水CPU一定是RISC机器。
14.半导体存储器均为易失性存储器。
15.寄存器间接寻址中,操作数存放在内存的相应单元中。
1.× 2.× 3. √ 4.√ 5.√ 6.× 7.× 8.√ 9.× 10.√ 11.× 12.× 13.×14.×15.×
填空题
1.流水CPU中可能造成“断流” 的主要原因是存在数据相关、资源相关和控制相关。
2.双端口存储器和多模块交叉存储器均为并行存储器结构,前者采用空间并行技术,后者采用时间并行技术。
3. 集中式仲裁通常可采用优先(级)策略或公平策略选择下一个总线主设备。
4.CPU从主存取出一条指令并执行该指令的时间叫,它通常包含若干个中断处理过程中,由硬件完成是。
关中断?? ?B.开中断???保存CPU现场?? ?D恢复CPU现场。。______。
A.90ns B. 60ns C.70ns D.100ns
5.某计算机主存容量为64KB,其中ROM区为4KB,其余为RAM区,按字节编址。现用2K*8位ROM芯片和4K*4位的RAM芯片来设计,问所需的ROM与RAM芯片的片数分别是______。
A. 1、15 B.2、30 C.2、15 D.1、30
补:6. 计算机操作的最小单位时间是______。
A.时钟周期; B.指令周期; C.存储周期; D.中断周期。
7.在计算机中存储器指令及微程序的控制存储器隶属于_____。
A.外存?B.高速缓存????C.内存储器????D.CPU?
8. 指令系统中采用不同寻址方式的主要目的是??。?
A.实现存储程序和程序控制?B.缩短指令长度,扩大寻址空间,提高编程灵活性?
C.可以最快访问外存????D.提高扩展操作码的可能并降低指令译码难度?
9. 单级中断系统中,CPU一旦响应中断,立即关闭????标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。?
A.中断允许??????B.中断请求??????C.中断屏蔽????D.DMA请求
10.在微程序控制器中,机器指令和微指令的关系是??????。?
A.每一条机器指令由一条微指令来执行????B.一条微指令由若干条机器指令组成?
C.每一条机器指令由一段用微指令组成的微程序来解释执行D.一段微程序由一条机器指令来执行
11.以下有关机器周期说法正确的是_____。
A.指令周期等于机器周期 B指令周期小于机器周期
C指令周期大于机器周期 D指令周期是机器周期的两倍
12. ?双端口存储器在__ ____情况下会发生读/写冲突。 A. 左端口与右端口的地址码不同 B. 左端口与右端口的地址码相同 C. 左端口与右端口的数据码不同 D. 左端口与右端口的数据码相同?
设某计算机系统存储容量为64M,字长为64位,模块数m=4,分别用顺序和交叉方式进行组织。存储周期T=100ns,数据总线宽度为64位,总线传送周期τ=50ns。求:CPU从存储器取4个字时,顺序存储器和交叉存储器的带宽各是多少?P88
已知Cache存贮周期40ns,主存存贮周期200ns,Cache/主存系统平均访问时间为50ns,求Cache的命中率是多少
现有一个4级流水浮点加法器有求阶差、对阶、尾数加和规格化4段,共有10组浮点数连续输入此流水线,假设时钟周期为100ns。
(1)画出流水处理时空图。
(2)求流水线的加速比。
综合题
1、已知某机采用微程序控制方式,其存储器容量为2048×32(位),微程序在整个控制存储器中实现转移,微指令格式如图所示:微指令采用水平型格式,顺序控制采用断定方式,操作控制字段采用字段分段直接编码,若其包含5组微命令,每组微命令个数分别为4个、 6个、8个、10个,12个。试说明微命
文档评论(0)