RISCCISC发展与前景.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
目录 首先,在这种计算机中,各种指令的使用率相差悬殊:一个典型程序的运算过程所使用的80%指令,只占一个处理器指令系统的20%,事实上最频繁使用的指令是取、存和加这些最简单的指令,这样以来,长期致力于复杂指令系统的设计,实际上是在设计一种难得在实践中用得上的指令系统的处理器。 其次,复杂的指令系统必然带来结构的复杂性,这不但增加了设计的时间与成本还容易造成设计失误。 最后,VLSI技术现在已达到很高的水平,但也很难把CISC的全部硬件做在一个芯片上,这也妨碍PC机的发展。 早在20世纪80年代,由于Pc机不能满足图形处理和科学计算等应用的需求,而大型机又非常昂贵,因此创造了工作站这种相对便宜的台式系统。但是,用于PC机的处理器不可能满足工作站的需求,所以提出RISC处理器的思想。 RISC:基本思想是尽量简化计算机指令功能,只保留那些功能简单、能在一个节拍内执行完成的指令,而把较复杂的功能用一段子程序来实现,这种计算机系统就被称为精简指令系统计算机,即Reduced Instruction Set Computer,简称RISC。RISC技术的精华就是通过简化计算机指令功能,使指令的平均执行周期减少,从而提高计算机的工作主频,同时大量使用通用寄存器来提高子程序执行的速度。 RISC的设计原则是使系统设计达到最高的有效速度,将那些能对系统性能产生净增益的功能用硬件实现,其余大部分都用软件实现,它排除了那些实现复杂功能的复杂指令,保留了经验证的能提高机器性能的指令,另外还有将编译器作为机器的功能,R1SC微处理器使编译器能够直接访问基本的硬件功能。这些使得计算机结构更加简单,更加合理,更加有效。 指令经过精简后,计算机体系结构自然趋于简单,在这个基础上,还克服了CISC的许多缺点,从而使计算机速度更快,程序运行时间缩短。 单周期执行指令 LOAD/STOR结构 哈佛(Harvard)总线结构 高效的流水线操作 延迟转移 硬连线控制 重叠寄存器窗口技术 优化编译程序 增强存储管理功能 面向高级语言 每当一条指令需要访问主存信息时,机器的执行速度将会降低。RISC的LOAD/STOR指令只有在访问内存时才使用,所有其他的指令都是在寄存器内对数据进行运算,一条存取数指令(LOAD)从内存将数据取出放在寄存器中,在那里可以对数据进行快速处理,并把它暂存在寄存器里,以便将来还要使用。在适当的时候,一条存数指令(STOR)可将这个数据放回到它所主存的地址中去。这种LOAD/STOR结构通过寄存器进行操作的方式乃是获得单周期执行的关键。 当前不论什么结构的微处理器都毫无例外地采用了流水线技术,以达到高速执行指令的能力。CISC微处理器执行指令时效率低,甚至有时会使执行过程处于短暂的停滞状态。例如:当处理器遇到一条执行时间比预定时间要长的指令,它必须延长这个指令的操作,这样就阻止其他指令在流水线中正常执行流水操作,直到这条指令的完成。这种状态除了降低了执行指令效率外,还迫使设计者将微处理器的微结构在硬件设计上设计的更加复杂,以便对付这些问题。而在RISC微处理器设计中,它具有对指令执行时间的预测能力,因此它能使流水线在高效率状态下运行。 这可解决指令转移相关问题,它把转移指令与前一条指令交换位置以避免浪费一个机器周期时间,这不是靠程序员去完成,而是由RISC的编译程序自动完成,另外还有的微处理器芯片采用可存放128个转移目标地址的高速缓冲存储器,这样就能确保在一个周期内执行一条转移指令,这也是RISC设计技术的一个重要特性。 为了简单有效地支持高级语言,RSIC设计者把大寄存器堆分成多个重叠寄存器窗口,用以在执行高级语言中的过程调用和返回子程序的直接转换参数,这样就减少了调用和返回访问主存所消耗的计算时间。在RISC机器中,复杂指令是用子程序来实现的,因此RISC程序的调用数量必然大大超过CISC程序中的调用数量。采用重叠寄存器窗口技术可以大大减少调用和返回子程序访问的次数。 在RISC的设计中,内存访问和条件转移都可能出现与流水线相关的问题,而优化编译器可以替代用复杂、昂贵的硬件来解决的难题,当一个寄存器的内容要为随后的运算所利用,而又无需从内存去取时,优化编译程序可以识别出这种状态来,当遇到这样一条指令,访问内存不可回避时,编译程序能够重新排列这些指令,使得微处理器在等待把数据调入寄存器的这个时间里其他有效工作照常执行,并不需要等待取数据时间。类似的,一个优化编译程序也可以通过“延迟转移”的方法来处理无法预测的条件转移。这个技术也是重新安排指令序列,当处理器在判断转移条件时,允许在条件转移后面的指令先执行。虽然流水线和优化

文档评论(0)

zywx66 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档