- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验课程名称:FPGA原理及应用
实验项目名称数字电路功能与实现实验成绩实 验 者 潘冬冬专业班级信息SY1301组 别同 组 者/实验日期2015.12.24数字电路功能与实现实验
1.1实验目的
一.4位全加器实验
(1)熟悉 ISE9.1 开发环境,掌握工程的生成方法;
(2)熟悉 SEED-XDTK XUPV2Pro 实验环境;
(3)了解 Verilog HDL语言在 FPGA 中的使用;
(4)了解4位全加器的Verilog HDL语言实现。
二.触发器实验
(1)熟悉 ISE9.1 开发环境,掌握工程的生成方法;
(2)熟悉 SEED-XDTK XUPV2 Pro 实验环境;
(3)了解 Verilog HDL语言在 FPGA 中的使用;
(4)了解触发器的Verilog HDL语言实现。
三.8位计数器实验
(1) 熟悉 ISE9.1 开发环境,掌握工程的生成方法;
(2) 熟悉 SEED-XDTK XUPV2Pro 实验环境;
(3) 了解 Verilog HDL语言在 FPGA 中的使用;
(4) 通过掌握8位计数器的Verilog HDL设计,了解数字电路的设计。
1.2实验内容
一.4位全加器实验
(1)用Verilog HDL语言设计4位全加器,进行功能仿真验证;
(2)使用chipscope-Pro 生成 ILA/ICON 核,在线观测调试。
二.触发器实验
(1)用Verilog HDL语言设计D触发器、JK触发器和JK触发器转换的D触发器,进行功能仿真验证;
(2)使用chipscope-Pro 生成 ILA/ICON 核,在线观测调试。
三.8位计数器实验
用Verilog HDL语言设计8位计数器,进行功能仿真验证;
使用chipscope-Pro 生成 ILA/ICON 核,在线观测调试。
1.3实验准备
(1)将 USB 下载电缆与计算机及 XUPV2Pro 板的 J8 连接好;
(2)将 RS232 串口线一端与计算机连接好,另一端与板卡的 J11 相连接;
(3)启动计算机后,将 XUPV2Pro 板的电源开关 SW11 打开到 ON 上。观察 XUPV2Pro 板上的+2.5V,+3.3V,+1.5V 的电源指示灯是否均亮,若有不亮的,请断开电源,检查电源;
1.4实验步骤
一.4位全加器实验
(1)创建工程及设计输入
1) 在E:\project\目录下,新建名为count8的新工程;
器件族类型(Device Family)选择“Virtex2P”
器件型号(Device)选“XC2VP30 ff896 -7”
综合工具(Synthesis Tool)选“XST (VHDL/Verilog)”
仿真器(Simulator)选“ISE Simulator”
2)设计输入,在源代码窗口中单击右键,在弹出的菜单中选择New Source,在弹出的对话框中选择Verilog Moudle ,在右端的File name 中输入源文件名adder4,下面各步点next,然后在弹出的源代码编辑框内输入前面所示的源代码并保存即可。
(2) 功能仿真
1)在sources窗口sources for中选择Behavioral Simulation;
2)由Test Bench WaveForm添加激励源,如下图所示。
图8-2 波形激励编辑窗口
然后在processes窗口中点击simulater behavioral model即开始仿真,仿真结果如下:
图8-3 仿真结果
从图中可以验证由Verilog HDL语言设计的4位全加器的工作是正确的。由于此全加器没有时钟输入,所以不必进行User Constraints。
(3)用chipscope进行在线调试
这里使用的是核生成法。
生成chipscope核
代码比较简单,这里只需要ICON和VIO这两个核即可。打开chipscope pro core generator,下面的8-4图至8-6图是ICON核的生成过程,8-7图至8-8图是VIO核的生成过程。
图8-4 操作示意
图8-5操作示意
在output netlist位置指向adder4所在的路径,在device family里选virtex2p器件,由于只用了VIO核,所以ICON的控制端口数设置为1。
图8-6 操作示意
如上图中选定HDL语言为verilog,综合工具为xilinx XST。
在接下来的VIO和生成过程中,选定VIO前的复选框进入VIO核的生成过程。路径也选择adder4所在位置,器件类型为virtex2p,然后在输入输出端口设置过程中选定异步输入端口和异步输出端口。如下面两图所示。
您可能关注的文档
- 色盲的基因治疗教程.pptx
- 色谱仪器何世伟-1教程.doc
- 色谱法概论教程.ppt
- 森林的开发和保护——以亚马孙热带雨林为例+++高三地理人教版一轮复习课件教程.pptx
- 色谱分析法_04色谱仪及检测器教程.ppt
- 色谱固定相及其分离条件的选择教程.ppt
- 森林群落发育及演替教程.ppt
- 色谱绪论10教程.ppt
- 森林报测试题教程.doc
- 森林中的植物教程.ppt
- 山东省潍坊市第一中学2012届高三阶段测试 基本能力试题.docx
- 山东省济宁市曲阜师大附中2010届九年级历史上学期期中质量检测试题人教版.docx
- 山东省济宁市2011届高三教学质量监测历史试题.docx
- 山东省枣庄市薛城实验中学2015届高三上学期期末历史试题.docx
- 山东省济宁市微山县第一中学2015-2016学年高二语文入学检测考试试题.docx
- 山东省淄博市张店区湖田中学2014-2015学年七年级英语下学期期中学业水平检测试题.docx
- 云南省玉溪市峨山彝族自治县一中2025-2026学年高三上学期期中考试物理-学生用卷.pdf
- 广东省江门市新会区创新教育集团2025-2026学年部编版九年级历史上学期期中综合素养评价(含答案).pdf
- 长沙市岳麓实验高三期中考试历史-学生用卷.pdf
- 四川省宜宾市翠屏区2025--2026学年八年级上学期期中历史试题(含答案).pdf
最近下载
- 19 皇帝的新装 课件(共20张PPT)(含音频+视频).pptx VIP
- YL32-200液压机使用说明书.pdf VIP
- 辽宁公务员《行测》真题.docx VIP
- 脑血管痉挛防治最新专家共识解读PPT课件.pptx VIP
- 集成电路与设计北京大学 .ppt VIP
- 《GB_T 43316.1-2023塑料 耐环境应力开裂(ESC)的测定 第1部分_通则》专题研究报告.pptx
- 热带气象学课件第4章热带大气环流与系统.pptx VIP
- 建筑电气控制技术复习题.docx VIP
- 安信安赢 15 号•重庆两江未来城股权投资集合资金信托计划 .PDF VIP
- 2024年初级会计职称《初级会计实务》精讲课件 第七章 收入、费用和利润.pdf VIP
原创力文档


文档评论(0)