- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA技术实验指导new_Quartus 2
EDA技术实验手册及程序代码
物理与信息工程学院
学号:111000228
姓名:汪艺彬
注意事项
本实验手册是为了配合《EDA技术实用教程》,作为本课程实验环节的补充指导而编制。
实验中涉及的QuartusⅡ软件的使用请参考《EDA技术实用教程》中有关章节。
手册中所有的虚线空白框,都留出来作为实验记录之用,每个实验完成后,应按照实验内容的要求将实验结果记入框中。
每个实验后面都附有一道思考题,完成实验内容后可以作为更进一步的练习。
每次实验后将手册相关部分(完成实验结果记录)和实验源代码(.vhd文件)一起,作为实验报告上交。
课程结束后请将所有报告按顺序加封面装订好上交,作为实验部分成绩计入总成绩。
实验一 利用原理图输入法设计4位全加器
一、实验目的:
熟悉如何在QuartusⅡ集成环境下利用原理图输入设计简单组合逻辑电路,掌握层次化的电路设计方法。
二、实验原理:
一个4位全加器可以由4个一位全加器构成,加法器间的进位可以串行方式实现,即将低位加法器的进位输出cout与相邻的高位加法器的进位输入信号cin相接。
三、实验内容:
1.QuartusII软件的熟悉
熟悉QuartusⅡ环境下原理图的设计方法和流程,可参考课本5.4节的内容,重点掌握层次化的设计方法。
2.设计1位全加器原理图
设计的原理图如下所示
3.利用层次化原理图方法设计4位全加器
(1)生成新的空白原理图,作为4位全加器设计输入
(2)利用已经生成的1位全加器作为电路单元,设计4位全加器的原理图,如下所示
4、设计一个超前进位4位全加器
以上设计的全加器是基于串行进位的结构,高位的进位输入必须等待低位的运算结果,造成较长的延时。通过对进位位进行超前运算,可以缩短这部分的延时。
在已有1位全加器的基础上设计一个具有超前进位结构的4位全加器,原理图如下所示
5、完成设计流程
(1)在QuartusII环境下对以上设计电路按照教材5.1节的流程进行编译,排除错误,生成最终配置文件。
(2)对结果进行时序仿真,观察设计的正确性(注意观察时序仿真波形中引入的延时),如有错误应改正电路,并重新执行整个流程,直到得到正确的仿真结果。
四、思考题
1、你在原理图设计中使用的是哪一个库里面的元件,是否还有其他库可用,有什么不同?请试着用另外一个库重复以上的设计内容。
2、试用QuartusII下的时序分析器(教材11.3.7~11.3.8)分析两种进位结构的4位全加器的时序,给出数据对比,说明两者之间的性能差异。
VHDL语句构建 半加器lib_adder
1、File—Create/Update-symbol files 把之前的半加器分装成节点
2、New-block文件-画原理图 右键Insert-symbol 在project目录下有生成的加点 直接添加后连线
3、根据原理图画好全加器后封装 lib_fadder
4、新建lib_4adder工程 画图-assignment-Pins 设置对应设置实验设备中的引脚-也可以New-wave 来仿真波形-最后下载 start programmer 方框打钩
实验二 简单组合电路的设计
一、实验目的:
熟悉QuartusⅡ境下以VHDL作为输入的设计全过程。学习简单组合电路的设计、多层次电路设计、仿真和实际硬件电路测试的方法。
二、实验原理
VHDL硬件描述语言是一种可以从多个层次上对数字逻辑电路进行建模的国际标准(IEEE),本次实验是用VHDL设计一个简单的数字组合逻辑电路,并结合QuartusⅡ环境和实验电路进行硬件测试。
三、实验内容:
根据实验一中一位全加器的电路原理图,改用VHDL语言文本输入方法,设计一位全加器,要求采用结构化的描述方法。设计完成后,利用QuartusⅡ集成环境进行时序分析、仿真,记录仿真波形和时序分析数据。
用VHDL语言设计一个四选一数据选择器电路。
要求先设计一个二选一数据选择器mux21,然后利用元件例化语句设计四选一数据选择器mux41,同样请给出时序分析数据和仿真结果。
3)硬件测试(选用器件 EPF10K10 Pin84)
管脚锁定:
四选一数据选择器 a1 PIO23 30 SW1
a0 PIO24 35 SW2
d3 PIO27 38 SW5
d2 PIO28 39 SW6
d1 PIO29 47 SW7
d0 PIO30 42 SW8
yout 29 LED12
四、思考题
如果不使用元件例化语句,而是直接设计四选一数据选择器mux41,应如何用VHDL进行描述?
答:定义
您可能关注的文档
- C语言程序设计模拟题4(附答案)new.doc
- C语言程序设计模拟题2(附答案)new.doc
- C语言期末考试全部识点复习资料--重点__常考点.doc
- D--中药显微鉴定究与应用综述-----待发表.doc
- C语言程序设计期末试复习题及答案(答案与题目分离).doc
- C语言程序设计(张华、朱丽莉版)课后习题参考答案.doc
- D10合同段路基挖施工组织设计010929.doc
- D1工区北闸隧道衬台车、凿岩台架施工安全专项方案.doc
- c语言课程设计(销管理系统)【完整版】.doc
- D1地块总分包工程面划分0224-智能化.doc
- java课程总结-仕得-1304091013-软工一班.doc
- Java程序设计试A(07级电子商务12).doc
- Java程序设计实指导书(通信工程专业).doc
- HVT-2601工宝_视频监控测试仪第六代技术参数.doc
- JAVA多用户群聊基于TCP协议的即时通讯系统操作系统课程设计说明书(源程序).doc
- JB-70型电动、摇二用计量加油泵结构图.doc
- JGJ59-建筑施安全检查评分表 (完整版).docx
- JGJ59-建筑施安全检查标准评分表(全套)(监理).2doc.doc
- JGJ59-建筑施安全检查评分表_(完整版).docx
- jc-sn10型十一室内空气质量检测仪和空气质量检测仪HSD1146A价格.docx
最近下载
- EN 1337-3:2005 结构支座-第三部分:橡胶支座 (中文版).pdf VIP
- 小学一年级语文上册知识点(通用13篇).doc VIP
- 普通职员月度工作总结.docx VIP
- 2025至2030黄金珠宝首饰行业运营态势与投资前景调查研究报告.docx
- 小区供热工程毕业设计开题报告.pdf VIP
- 企业工会助推企业高质量发展.docx VIP
- GB_T230.1-2018金属材料 洛氏硬度试验 第1部分:试验方法11.pdf
- 基于核心素养的小学数学单元教学目标制定与实施策略教学研究课题报告.docx
- 手术病理标本前处理流程2023.pptx VIP
- 【招聘管理体系设计】摩托罗拉的招聘.pdf VIP
原创力文档


文档评论(0)