多功能数字钟系统详解
模拟电子技术
课程设计报告
多功能数字钟系统
院 系 : 机电工程学院 专 业: 微电子 年级(班级): 微电子 姓 名: 杨奕醇 学 号: 20124231011 指导教师: 张明文、付英 完成日期: 2015年6月25日
目 录
1 引 言 1
1.1 设计目的 1
1.2 设计意义 2
2 Verilog??HDL简介 2
3 课程设计基本要求 3
4 多功能电子钟的6大模块设计及仿真芯片生成 3
4.1 计时模块 3
4.1.1 24时模块 3
4.1.2 60分模块 4
4.1.3 60秒模块 4
4.2 校时校分模块 5
4.3 报时模块 5
4.4 时段控制模块 6
4.5 分频模块 7
4.6 数码管译码模块 7
5 多功能数字钟系统顶层设计整体框架 7
5.1 顶层电路原理图 8
5.2 总体仿真结果 8
6 硬件的下载与调试 8
6.1 硬件管脚的分配 8
6.2 硬件的下载 9
6.3 程序的微调与测试 10
7 总结与心得 10
参 考 文 献 10
附录一:源程序 12
附录二:硬件管脚分配 19
多功能数字钟系统
1 引 言
随着电子技术的发展,现场可编程门阵列FPGA和复杂可编程逻辑器件CPLD的出现,使得电子系统的设计者利用与器件相应的电子CAD软件,在实验室
原创力文档

文档评论(0)