任务4认识时序逻辑电路课题.ppt

4.4 集成计数器的应用 4.训练内容 1)用74LS74构成一个3位二进制减法计数器,画出电路并连接测试。 2)按图连接训练电路,测试并比较,结果记入表4-12和表4-13,并分别说明是几进制计数器。 4.4 集成计数器的应用 4.训练内容 表 4-12 表 4-13 CP Q3 Q2 Q1 Q0 CO CP Q3 Q2 Q1 Q0 CO 图4-42所示是是用74LS192构成的一个特殊十二进制的计数器电路方案。在数字钟里,对时位的计数序列是1、2、…11、12、1、…是十二进制的,且无0数。图4-42中,当计数到13时,通过与非门产生一个复位信号,使74LS192(2)(时十位)直接置成0000,而74LS192(1)(时个位)个位直接置成0001,从而实现了1~12计数。连接训练电路并进行测试 4.4 集成计数器的应用 4.训练内容 4.4 数字钟计时电路的设计与制作 4.5.1数字钟计时电路的设计 数字钟的计时电路由时、分、秒计数器构成。要实现分、秒计数,各需设计一个六十进制秒计数器小时的计数采用二十四进制计数器。将标准秒脉冲信号送入秒计数器,每累计60秒发出一个进位脉冲信号,该信号作为分计数器的计数控制脉冲。 方案1 用74LS160实现 4.4 数

文档评论(0)

1亿VIP精品文档

相关文档