基本组成电路
2 触发器 2.2 D触发器 D触发器和带预置、复位输入的D触发的逻辑符号如下图所示。 D触发器有2个互补输出端Q和 。时钟输入端有小圆圈表示下降沿触发,若无小圆圈表示上升沿触发。 CP的有效沿时刻的激励信号D被Q端锁存。置位端和复位端是异步输入端,异步输入端的小圆圈表示低电平有效,若无小圆圈则表示高电平有效。 2 触发器 2.3 JK触发器 JK触发器的逻辑符号如下图所示。 JK触发器同D触发器一样有2个互补输出端,不同的是JK触发器3个输入信号,一个输入信号是时钟信号CP,另二个是激励信号J和K。 3 寄存器 寄存器(register)是由触发器组成的。一个触发器就是一个一位寄存器。由多个触发器可以组成一个多位寄存器。寄存器由于其在计算机中的作用之不同而具有不同的功能,从而被命名为不同的名称。常见的寄存器有:缓冲寄存器——用以暂存数据;移位寄存器——能够将其所存的数据一位一位地向左或向右移;计数器——一个计数脉冲到达时,会按二进制数的规律累计脉冲数;累加器——用以暂存每次在ALU中计算的中间结果。 3.1 缓冲寄存器 缓冲寄存器用于暂存某个数据,以便在适当的时间节拍和给定的计算步骤将数据输入或输出到其他记忆元件中去。4位缓冲寄存器电路如下图所示。 其基本工作原理为:设有一个二进制数,共有4位数: X=X3X2X1X0
原创力文档

文档评论(0)