CMOS课件1研讨.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
CMOS课件1研讨

模拟集成电路设计 第一章 陈弈星 dreamtower@163.com 参考教材 [1] Phillip E. Allen,Douglas R. Holberg著, CMOS 模拟集成电路设计(中译本),电子工业出版社,2008 第二版 [2] Behzad Razavi,模拟CMOS集成电路设计,西安交通大学出版社 [3] Paul Gray, Paul Hurst,模拟集成电路的分析与设计(第4版),高等教育出版社 目标:学习基本的CMOS模拟电路设计方法 考核性质: 考试 考核形式: 闭卷 考试用时: 90分钟 考核模式: 二段制 成绩评定方法: 期末总评成绩=平时成绩×30%+期末成绩×70% 各种器件 回顾电路课程设计 用各种分立元件搭建电路。电阻和电容都是独立的器件。连线灵活。 集成电路设计特点 全部元、器件都在同一基片(substrate)上; 元件相同性(component matching)不仅容易实现,而且可以设计的手段;(例如差分放大器中的对管) 所有有源器件(active device)和无源元件(passive component)的尺寸都是可控的,这给设计带来了很大的灵活性; 电路特性检验大多通过计算机模拟的方法,在面包板(breadboard)上的验证方法不实用; 供集成电路设计用的元器件种类受限制,不如分立电路丰富。 MOST 数字电路举例:全加器 模拟电路举例:运放 通信系统电路举例 Why is analog design difficult? 1. Analog circuits deal with multi-dimensional tradeoff of speed, power, gain, precision, supply, … (Digital circuits deal primarily with speed power tradeoff.) 2. Due to speed and precision requirements, analog circuits are much more sensitive to noise, crosstalk, and other interferers. 3. Analog circuits are much more sensitive to second-order device effects. 4. High performance analog circuit design can rarely be automated - typically require hand- crafted design and layout. 5. Modeling and simulation of analog circuits is still problematic, requiring experience and intuition. 6. Economic forces require the development of analog circuits in mainstream digital processes. 7. Economic forces pushing the integration of analog and digital functions onto a single substrate(SOC). 8. Continuous reduction of feature sizes, the power dissipation and supply voltages (technology scaling) further exacerbates analog design challenges. 设计层次 ?? 系统级设计 – 行为级仿真/ Matlab 或者Verilog HDL/ 行为级模型 ?? 电路级设计 – 模块级仿真/ Spice 或Verilog HDL/ / 宏模型 ?? 器件级设计 – 器件级仿真/ Spice或spectre / 器件模型 ?? 版图级设计 – 物理版图设计 – 设计规则检查DRC – 电规则检查LVS – 寄生参数提取 – 后仿真/ Spice 为什么要计算? * *

文档评论(0)

yy558933 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档