数字电路电子专业历年高考题精编.docVIP

  1. 1、本文档共13页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电子专业数字电路历年高考题 2014年 12.某组合逻辑电路的输出Y与输入A、B波形如题12图所示,则该电路的逻辑功能为 A.与非 B.或非 C.异或 D.同或 13.题13图中可以实现Qn+1=D功能的时序电路是 48.(49)10=(________________________)2=(________________________)8 421BCD。 49.若要构成十进制计数器,最少需要__________个触发器,将会出现____________个无效状态。 60.(9分)如题60图所示的某组合逻辑电路为两个一位二进制数运算电路,A、B为输入端, EN为输入控制端,Y为输出端。已知:当EN=O时,若A≠B,则Y=1,否则Y=0;当EN=1 时,若AB,则Y=1,否则Y=0。试用二输入与非门实现上述电路。要求: (1)列出真值表; (2)写出逻辑表达式,并化简为符合题意的最简与非一与非逻辑表达式; (3)画出逻辑电路图。 69.(9分)试分析题69图(a)所示时序电路,要求: (1)填写题69表的JK触发器真值表; (2)画出题69图(b)中Q1、Q2、Q3在CP作用下的波形图(设各触发器的初始状态为0); (3)说明题69图(a)所示时序电路的逻辑功能。 2013年 12.化简Y=(A+B)(A+)C++B+ABC的结果是 A.A+B+C B. +B+C C.A++C D.A+B+ 13.题13图中,输出函数表达式为F=的两个电路是 A.(a)(b) B.(a)(c) C.(b)(d) D.(a)(d) 44.电路如题44图所示,各二级管的导通电压均为0.7V,当VA=VB=0V时,流过VD3的电流ID= mA,输出端VO= A。 45.现测得放大电路中某晶体管的两个电极的电流情况如题45图所示。则该晶体管的电流放大系数β为 ,该晶体管类型为 (填PNP/NPN)。 47.某电路如题47图所示,已知变压器的二次侧电压u2=20sin314t V。则输出电压 Uo≈ V。 48.题48图所示,电路由两个具有直接清零端的D触发器构成,清零端低电平有效,设D触发器的初始状态为0,当X=1时,该电路实际 进制计数,当X=0时,该电路实现 进制计数。 49.题49图所示为74LS194构成的时序电路,题49表为74LS194的功能真值表。当置M1M0=11时且CP上升沿到来后,输出Q0Q1Q2Q3= ;随后置M1M0=01,当CP脉冲第3个上升沿到来后,输出Q0Q1Q2Q3= 。 60.(9分)已知某组合逻辑电路如题60图所示,其中X、Y为控制端,A、B为输入端,F为输出端。当XY=00时,F=A;XY=01时,F=AB;XY=10时,F=A+B;XY=11时,F=B。试设计该组合逻辑电路,要求: (1)列出真值表或卡诺图; (2)写出输出F最简与或表达式; (3)用最少门电路实现,画出逻辑电路图。 69.(9分)时序电路如题69图(a)所示,各触发器的初态均为0。要求: (1)填写题69表示所示的逻辑状态表; (2)试在题69图(b)中画出8个脉冲作用下的Q3、Q2、Q1、Y的波形; (3)当电路进行循环状态后,若CP的频率为f0,则Y的频率为多少? 2012年 12.题12图所示电路中,能实现的电路是( )。 13.图13所示电路,其中边沿D触发器中的R、S为直接清零端和直接置1端,高电平有效,触发器的初始状态为0。则当CP时钟第6个上升沿触发后,触发器的状态为( )。 A.1110 B.0111 C.0011 D.1100 44.如题44图所示电路中,导通的二极管是 ,I的大小为 mA。(图中二极管为理想二极管) 45.某三极管ICM=20mA,PCM=100mW,U(BR)CEO=20V。则:当UCE=1V时,IC应不超过 ;当IC=2mA时,UCE= 。 48.8421BCD=( )10=( )2。 49.将JK触发器的J端信号通过 后送到K端,可以构成D触发器。边沿D触发器的D端和 端相连,可以实现二分频。 60.(9分)试用最少的二输入

文档评论(0)

贪玩蓝月 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档