- 1、本文档共80页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第4章 并行接口P0~P3和单片机的中断系统;★单片机的并行接口P0~P3
★ PO~P3端口的功能和内部结构
★ PO~P3端口的编程
★ 用并行口设计LED数码显示和键盘电路
★ 并行接口小结
★MCS-51单片机的中断系统
★ 中断的基本概念
★ 中断的系统结构
★ 中断的响应过程
★ 中断的的应用编程
★小结;4.1单片机的并行接口接口P0~P3
MCS-51单片机有P0、P1、P2、P3四个8位双向I/O口,每个端口可以按字节输入或输出,也可以按位进行输入或输出,四个口共32根口线,用作位控制十分方便。P0口为三态双向口,能带8个TTL电路;P1、P2、P3口为准双向口,负载能力为4个TTL电路。
4.1.1 PO~P3端口的功能和内部结构
4.1.1.1 PO~P3接口功能
大多数口线都有双重功能,具体介绍如下:
;PO口—1.作为输入/输出口。
2.作为地址/数据总线 ,接外围芯片时PO口分时输出低 8 位地址??数据信号。
P1口—1.作为输入/输出口。
2.在增强型(52系列)和ISP型(在系统编程型)中有如下功能:
;P2口—1.作为输入/输出口。
2.作为高8位地址总线。
P3口—P3口为双功能
1.作第一功能使用时,其功能为输入/输出口。
2.作第二功能使用时,每一位功能定义如下表所示:
;RD (外部数据存储器读选通信号输入) ; 4.1.1.2 端口的内部结构
四个端口的一位结构见图5.1,同一个端口的各位具有相同的结构。由图可见,四个端口的 结构有相同之处: ;1.PO口 PO口的输出驱动电路由上拉场效应管T1和驱动场效应T2组成,控制电路包括一个与门, 一个非门和一个模拟开关MUX。; PO作I/O口使用
CPU发控制电平“0”封锁与门,使T1管截止,同时使MUX开关同下面的触点接通,使锁存器的/ Q 与T2栅极接通。
当CPU向端口输出数据时,写脉冲加在锁存器的 CL上、内部总线的数据经反相,再经T2管反相,PO口的这一位引脚上出现正好和内部总线同相的数据。由于输出驱动级是漏极开路电路(因T1截止),在作I/O口使用时应外接10K的上拉电阻。 ;
当输入操作时,端口中两个三态缓冲器用于读操作。缓冲器2用于读端口引脚的数据。当执行端口读指令时,读引脚脉冲打开三态缓冲器2,于是端口引脚数据经三态缓冲器2送到内部总线。缓冲器1用于读取锁存器Q端的数据。当执行“读-修改-写”指令(即读端口信息,在片内加以运算修改后,再输出到该端口的某些指令如:ANL PO,A指令),即是读的锁存器Q的数据。 ;
这是为了避免错读引脚的电平信号,例如用一根口线去驱动一个晶体管基极,当向口线写“1”,晶体管导通,导通的PN结会把引脚的电平拉低,如读引脚数据,则会读为0 ,而实际上原口线的数据为1。因而采用读锁存器Q的值而避免了错读。究竟是读引脚还是读 锁存器,CPU内部会自行判断是发读引脚脉冲还是读锁存器脉冲,读者不必在意。
应注意 ,当作输入端口使用时,应先对该口写入“1”使场效应管T2截止,再进行读入操作,以防场效应管处于导通状态,使引脚箝位到零,而引起误读。 ; 当PO口作地址/数据线使用时,CPU及内部控制信号为“1”,转换开关MUX打向上面的触点, 使反相器的输出端和T2管栅极接通,输出的地址或数据信号通过与门驱动T1管,同时通过反相器驱动T2管完成信息传送,数据输入时,通过缓冲器进入内部总线。; P1口作通用I/O口使用,因电路结构上输出驱动部分接有上拉电阻。当作输入时,同PO一样, 要先对该口写“1”。 ;; 当扩展片外存贮器时,MUX开关打向右,P2口作高八位地址线输出高八位地址信号。
其MUX的的倒向是受CPU内部控制的。
应当注意:当P2口的几位作地址线使用时,剩下的P2口线不能作I /O口线使用。
; 4.P3口
P3口 P3口为双功能I/O口,内部结构中增加了第二输入/输出功能。; 当作为普通I/O口使用时,第二输出功能端保持“1”,打开与非门3,用法同P1口。
当作第二功能输出时,锁存器输出为“1”打开与非门3,第二功能内容通过与非门3和T送至引脚。
输入时,引脚的第二功能信号通过三态缓冲器4进入第二输入功能端。两种功能的引脚输入都应使T截止,此时第 二输出功能端和锁存器输出端Q均为高电平。
P3的各位如不设定为
文档评论(0)