- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
VHDL主要的语句_4
第四章 VHDL的主要描述语句 ;4.1 VHDL顺序语句
顺序语句是指完全按照程序中书写的顺序执行各语句,并且在结构层次中前面的语句执行结果会直接影响后面各语句的执行结果。顺序描述语句只能出现在进程或子程序中,用来定义进程或子程序的算法。顺序语句可以用来进行算术运算、逻辑运算、信号和变量的赋值、子程序调用等,还可以进行条件控制和迭代。
注意,这里的顺序是从仿真软件的运行和顺应VHDL语法的编程逻辑思路而言的,其相应的硬件逻辑工作方式未必如此。应该注意区分VHDL语言的软件行为与描述综合后的硬件行为的差异。 ;VHDL顺序语句主要包括:
·变量赋值语句(Variable Evaluate)
·信号赋值语句(Signal Evaluate)
·WAIT语句
·IF 语句
·CASE 语句
·LOOP 语句
·NEXT 语句
·EXIT 语句
·RETURN 语句
·NULL 语句
·过程调用语句(Procedure Call)
·断言语句(Assert)
·REPORT 语句 ;4.1.1 变量赋值语句
变量赋值语句语法格式为:
变量赋值目标 := 赋值表达式 ;4.1.2 信号赋值语句
在VHDL语言中,用符号“=”为信号赋值。
信号赋值语句的规范书写格式如下:
目的信号量 = [TRANSPORT][INERTIAL]信号变量表达式;
其中[TRANSPORT]表示传输延迟,[INERTIAL]表示惯性延迟。要求“=”两边的信号变量类型和位长度应该一致。
例: s =TRANSPORT t AFTER 10ns;
d = INERTIAL 2 AFTER 3ns, 1 AFTER 8ns;;例:s = a NOR(b AND c);
3个敏感量a,b,c中任何一个发生变化,该语句都将被执行。;(1)WAIT --无限等待语句
这种形式的WAIT语句在关键字“WAIT”后面不带任何信息,是无限等待的情况。;例[A]
PROCESS
BEGIN
y = a AND b;
WAIT ON a,b;
END PROCESS;
例[B]
PROCESS(a,b)
BEGIN
y = a AND b;
END PROCESS; ; 需要注意的是,在使用WAIT ON语句的进程中,敏感信号量应写在进程中的WAIT ON语句后面;而在不使用WAIT ON语句的进程中,敏感信号量应在开头的关键词PROCESS后面的敏感信号表中列出。VHDL规定,已列出敏感信号表的进程不能使用任何形式的WAIT语句。 ;(3)WAIT UNTIL 条件 --条件等待语句
这种形式的WAIT语句使进程暂停,直到预期的条件为真。WAIT UNTIL后面跟的是布尔表达式,在布尔表达式中隐式地建立一个敏感信号量表,当表中任何一个信号量发生变化时,就立即对表达式进行一次测评。如果其结果使表达式返回一个“真”值,则进程脱离挂起状态,继续执行下面的语句。即WAIT UNTIL语句需满足以下条件:
·在条件表达式中所含的信号发生了变化;
·此信号改变后,且满足WAIT UNTIL语句中表达式的条件。
这两个条件缺一不可,且必须按照上述顺序来完成。 ;WAIT UNTIL语句有以下三种表达方式:
WAIT UNTIL 信号 = VALUE;
WAIT UNTIL 信号’EVENT AND信号 = VALUE;
WAIT UNTIL 信号’STABLE AND信号 = VALUE;
例如:
WAIT UNTIL clock = “1”;
WAIT UNTIL rising_edge(clk);
WAIT UNTIL clk =‘1’AND clk’ EVENT;
WAIT UNTIL NOT clk’ STABLE AND clk= “1”; ;(4)WAIT FOR 时间表达式 --超时等待语句
例如:WAIT FOR 40 ns;
在该语句中,时间表达式为常数40ns,当进程执行到该语句时,将等待40ns,经过40ns之后,进程执行WAIT FOR的后继语句。
例如:WAIT FOR(a*(b+c));
在此语句中,(a*(b+c))为时间表达式,WAIT FOR语句在执行时,首先计算表达式的值,然后将计算结果返回作为该语句的等待时间。 ;4.1.4 IF语句
在VHDL语言中,IF语句的作用是根据指定的条件来确定语句的执行顺序。IF语句可用于选择器、比较器、编码器、译码器、状态机等的设计,是VHDL语言中最常用的语句之
您可能关注的文档
最近下载
- 必修一 1.1质点与参考系.pptx VIP
- 网络设备配置与管理项目教程(华为eNSP模拟器版)全册电子课件汇总.pptx
- 2024年新人教版7年级上册英语全册课件(新版教材).pptx
- DM.05 ×× U9 ERP项目-项目日报-年月日.docx VIP
- DM.01 ×× U9 ERP项目-项目章程.pptx VIP
- (含六套期末试卷)七年级下册地理精品学案:第2课时复杂的气候.doc VIP
- DM.18 ×× U9 ERP项目-阶段汇报.pptx VIP
- DM.16.01 ××U9 ERP项目培训计划书.docx VIP
- 标准图集-03J601-2 木门窗(部品集成式).pdf VIP
- 2025年江苏省高考化学试卷真题(含答案及解析).pdf
文档评论(0)