第6章_CMOS集成电路的IO设计.pptVIP

  • 73
  • 0
  • 约小于1千字
  • 约 61页
  • 2016-07-25 发布于湖北
  • 举报
第6章_CMOS集成电路的IO设计

第六章 CMOS集成电路的I/O设计 ;CMOS集成电路的I/O设计;输入缓冲器;输入缓冲器的主要作用;传输门构成的简单输入电路;反相器构成的简单输入电路;TTL逻辑的相关电平;TTL到 CMOS逻辑电平的转换;电平转换电路的设计实现;确定电平转换反相器中N、P管的宽长比:;电平转换电路的设计举例;非反相的输入缓冲电路;带反馈管的正相输入缓冲电路;带反馈管的正相输入缓冲电路;施密特触发器;非反相施密特触发器及VTC曲线 (Schmitt Trigger);施密特触发器的主要用途是: 把一个含噪声或缓慢变化的输入信号转变成一个 “干净”的数字输出信号;;正相 CMOS Schmitt Trigger;正相 CMOS施密特触发器工作原理;Schmitt Trigger Simulated VTC;The effect of varying the ratio of the;反相 CMOS Schmitt Trigger;工作原理(1);;Notes1;工作原理(2);;Notes2;CMOS Schmitt Trigger的噪容;史密特触发器做输入缓冲器;输出缓冲器;输出驱动;CMOS输出缓冲;级联反相器的优化设计;结论2: 结论1是只从速度优化考虑的,实际缓冲器的设计不能简单套用其结果,而要从速度、功耗和面积多方面综合考虑。   ;输出缓冲器;ESD保护电路;静电放电(ESD);不同的ESD检测电路模型;ESD保护网络模型;双二极管保护电路;双二极管保护电路工作原理; 一般:这两个二极管可使输入MOS管的栅极电 压钳位到一定的电压范围:;输入端ESD保护;电源的ESD保护电路;电源的ESD保护电路;输出端ESD保护电路;ESD保护电路;;三态输出缓冲器;输出的三种状态;三态输出缓冲器;CMOS反相三态输出的基本电路;三态输出缓冲器;预充—求值的总线结构;CMOS双向缓冲器;基本原理;PAD和ESD保护版图;;版图及照片

文档评论(0)

1亿VIP精品文档

相关文档