第三章逻辑门电路精编.ppt

  1. 1、本文档共39页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第三章 逻辑门电路;  获得高、低电平的基本方法:利用半导体开关元件的导通、截止(即开、关)两种工作状态。; 3.2 分立元件门电路;uo;二、三极管的开关特性;+;②ui=0.3V时,因为uBE0.5V,iB=0,三极管工作在截止状态,ic=0。因为ic=0,所以输出电压:;三 *、场效应管的开关特性;四、 分立元件门电路;2、二极管或门;3、三极管非门;①当uA=0V时,由于uGS=uA=0V,小于开启电压UT,所以MOS管截止。输出电压为uY=VDD=10V。;3.3 TTL集成门电路;①输入信号不全为1:如uA=0.3V, uB=3.6V;3.6V;功能表;74LS00内含4个2输入与非门,74LS20内含2个4输入与非门。;2、TTL非门、或非门、与或非门、与门、或门及异或门;①A、B中只要有一个为1,即高电平,如A=1,则iB1就会经过T1集电结流入T2基极,使T2、T5饱和导通,输出为低电平,即Y=0。;①A和B都为高电平(T2导通)、或C和D都为高电平(T‘2导通)时,T5饱和导通、T4截止,输出Y=0。;与门;3、OC门及TSL门;TSL门;TSL门的应用:;4、TTL系列集成电路及主要参数;TTL与非门主要参数;(7)输入开门电平UON:是在额定负载下使与非门的输出电平达到标准低电平USL的输入电平。它表示使与非门开通的最小输入电平。一般TTL门电路的UON≈1.8V。 (8)输入关门电平UOFF:使与非门的输出电平达到标准高电平USH的输入电平。它表示使与非门关断所需的最大输入电平。一般TTL门电路的UOFF≈0.8V。 (9)高电平输入电流IIH:输入为高电平时的输入电流,也即当前级输出为高电平时,本级输入电路造成的前级拉电流。 (10)低电平输入电流IIL:输入为低电平时的输出电流,也即当前级输出为低电平时,本级输入电路造成的前级灌电流。 (11)平均传输时间tpd:信号通过与非门时所需的平均延迟时间。在工作频率较高的数字电路中,信号经过多级传输后造成的时间延迟,会影响电路的逻辑功能。 (12)空载功耗:与非门空载时电源总电流ICC与电源电压VCC的乘积。;3.4 CMOS集成门电路;2、CMOS与非门、或非门、与门、或门、与或非门和异或门;CMOS或非门;与门;CMOS异或门;CMOS TSL门;CMOS 传输门;4、CMOS数字电路的特点及使用时的注意事项;使用集成电路时的注意事项;3.5集成逻辑门电路的应用;*3.5.3 TTL电路和CMOS电路的外接负载。;  ①利用半导体器件的开关特性,可以构成与门、或门、非门、与非门、或非门、与或非门、异或门等各种逻辑门电路,也可以构成在电路结构和特性两方面都别具特色的三态门、OC门、OD门和传输门。   ②随着集成电路技术的飞速发展,分立元件的数字电路已被集成电路所取代。   ③TTL电路的优点是开关速度较高,抗干扰能力较强,带负载的能力也比较强,缺点是功耗较大。   ④CMOS电路具有制造工艺简单、功耗小、输入阻抗高、集成度高、电源电压范围宽等优点,其主要缺点是工作速度稍低,但随着集成工艺的不断改进,CMOS电路的工作速度已有了大幅度的提高。

文档评论(0)

a336661148 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档