- 1、本文档共17页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
华东交通大学理工学院
2015年12月26日
PAGE17 / NUMPAGES17
华东交通大学理工学院
课程设计报告书
所属课程名称 计算机组成原理
题目 16位全加器的设计
分院 电信分院
专业班级 计算机科学与技术2班
学号 20140210440205
学生姓名 刘远栋
指导教师 王莉
2015年 12 月 26 日
目录
TOC \o 1-3 \h \z \u HYPERLINK \l _Toc439066845 一、设计过程 PAGEREF _Toc439066845 \h 3
HYPERLINK \l _Toc439066846 1、设计目的 PAGEREF _Toc439066846 \h 3
HYPERLINK \l _Toc439066847 2、设计内容 PAGEREF _Toc439066847 \h 3
HYPERLINK \l _Toc439066848 3、设计的组成和原理 PAGEREF _Toc439066848 \h 3
HYPERLINK \l _Toc439066849 二、设计实施方案 PAGEREF _Toc439066849 \h 4
HYPERLINK \l _Toc439066850 1、半加器原理 PAGEREF _Toc439066850 \h 4
HYPERLINK \l _Toc439066851 2、全加器原理 PAGEREF _Toc439066851 \h 5
HYPERLINK \l _Toc439066852 3、 一位全加器 PAGEREF _Toc439066852 \h 6
HYPERLINK \l _Toc439066853 4、四位先行进位加法器的逻辑设计 PAGEREF _Toc439066853 \h 8
HYPERLINK \l _Toc439066854 5、十六位全加器的基本原理 PAGEREF _Toc439066854 \h 10
HYPERLINK \l _Toc439066855 6、真值表的建立 PAGEREF _Toc439066855 \h 11
HYPERLINK \l _Toc439066856 三、 软件仿真 PAGEREF _Toc439066856 \h 13
HYPERLINK \l _Toc439066857 四、总结 PAGEREF _Toc439066857 \h 15
HYPERLINK \l _Toc439066858 五、 参考文献 PAGEREF _Toc439066858 \h 16
一、设计过程
1、设计目的
1. 了解计算机的硬件基本组成。
2. 了解计算机中半加器的设计。
3. 掌握全加器的组成、工作原理
4. 掌握1位全加器的形成。
5. 掌握形成16位运算器数据通路结构。
6.?学会使用MAX-PLUSⅡ 软件设计电路原理图及功能模拟
7. 掌握快速进位链进位的逻辑表达式
2、设计内容
通过一位全加器的原理,设计出16位全加器。熟悉常用的门电路的组成和工作过程的基础上要求设计并写出产生求和结果的逻辑表达式,设计出针对具体指令所对应的流程图;根据流程及门电路设计出相应的全加器。
3、设计的组成和原理
1、半加器:在不考虑低位的进位输入。只考虑将两个二进制数相加,并产生进位的输出。 称之为半加器。
2、全加器:全加器则是实现两个二进制加数及一个来自低位进位的全加运算
全加器是常用的组合逻辑模块中的一种,对全加器的分析和对组合逻辑电路的分析一样。组合逻辑电路的分析,就是找出给定电路输入和输出之间的逻辑关系,从而了解给定逻辑电路的逻辑功能。组合逻辑电路的分析方法通常采用代数法,一般按下列步骤进行:
(1)根据所需要的功能,列出真值表。
(2)根据真值表,写出相应的逻辑函数表达式。
(3)根据真值表或逻辑函数表达式,画出相应的组合逻辑电路的逻辑图。
二、设计实施方案
1、半加器原理
半加器是由一个异或门和
文档评论(0)