DSP教程TMSCx的硬件结构资料.ppt

1;第三章:TMS320C55x的硬件结构 目标: 本章旨在向学员介绍;冯诺依曼和哈佛结构;;独立的乘加器;独立的DMA总线和控制器;3;4;3 1 TMS320VC5509A;6;7;8;M单元;10;M单元;接收来自I单元的立即数,并测试来自A;ALU可接收来自I单元的立即数或与存储器、;D单 元寄存器、A单元寄存器进行双向通信,还可接收移位器的结果;;MAC;CALU;;shift;溢出;DAG;外设;3.2.6地址总线与数据总线 表3-3地址总线和数据总线的功能;16;17;18;19;20;3.3.1累加器 C55x的CPU包括4个40位的累加器:AC0~AC3。4个累 加器是等价的,任何一条使用一个累加器的指令,都可以通 过编程来使用。最高8位为8个保护位。;22;23;24;25;26;27;28;3.3.4 用作数据地址空间和I/O空间的寄存器 5.数据页寄存器(XDP/DP):在基于DP的直接寻址方式中, XDP指定23位地址,其中DPH指定要访问数据空间的7位数 据页,低字(DP)用来代表一个16位偏移地址。 6.外设数据页寄存器(PDP):对于PDP直接寻址方式,9位 的外设数据页寄存器(PDP),在64K字I/O空间里,选择一 个128字的数据页,PDP在一个16位的寄存器里占有9位, CPU忽略15~9位。 7.堆栈指针(X

文档评论(0)

1亿VIP精品文档

相关文档