- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第3章 QuartusII设计向导;§ 3.1 QuartusII简介 ;一、准备;2、QUARTUSII的基本操作步骤;;3、常用工具栏;1、 创建工程 ;§ 3.2 原理图输入方式设计初步 ; 由于Quartus II只对项目进行编译,模拟,编程…而是不对单独的文件进行,所以要进行设计第一步就是建工程。
对于一个设计,创建一个单独的目录,该目录的路径从根目录开始都必须是英文名称,任何一级目录都不能出现中文字样,且不能包含空格,否则在读文件时会发生错误。
??
;§ 3.2 原理图输入方式设计初步 ;点击NEXT;点击NEXT;点击结束;点击创建新文件图标;STEP2:选择Block Diagram/Schematic File,然后点击OK。 ;STEP3:点击OK,完成建立,工程中出现了一个Block1.bdf文件;;STEP4:在图形编辑窗口中的任何一个位置双击鼠标,或点击图中的“符号工具” 按钮,或选择菜单Edit下的Insert Symbol命令,弹出如下图所示的元件选择窗口 Symbol 对话框。;选择菜单File-Save As命令,将已设计好的原理图文件取名并存盘在已为此项目建立的文件夹内。;STEP6:将设计项目设置成可调用的元件
;STEP7:重复上面1到4步,设计全加器;STEP8:设全加器为顶层文件;STEP9:设计编译;3、仿真设计文件;STEP1:选择QuartusⅡ主界面 File 菜单下的New命令,弹出新建对话框。 ;波形编辑器窗口;STEP2:输入信号节点
(1) 在波形编辑方式下, 执行View菜单中的 Utility Windows下的Node Finder命令,弹出Node Finder对话框 ;(2)在Filter选项处,选择Pins:all项,在此窗口中添加信号节点。;(3)选中信号节点,然后拖动到波形窗口,如图所示。; (3)编辑输入信号
编辑输入信号是指在波形编辑器中指定输入节点的逻辑电平变化,编辑输入节点的波形。
在仿真编辑窗口的工具栏中列出了各种功能选择按钮,主要用于绘制、编辑波形,给输入信号赋值。 具体功能如下:
:在波形文件中添加注释;
:修改信号的波形值,把选定区域的波形更改成原值的相反值;
:全屏显示波形文件;
:放大、缩小波形;
:在波形文件信号栏中查找信号名,可以快捷找到待观察信号;
:将某个波形替换为另一个波形;
:给选定信号赋原值的反值;
:输入任意固定的值;
:输入随机值
:给选定的信号赋值,X表示不定态,0表示赋0,1表示赋1,Z表示高阻态,W表示弱信号,L表示低电平,H表示高电平,DC表示不赋值。;
:设置时钟信号的波形参数,先选中需要赋值的信号,然后鼠标右键点击此图标弹出Clock对话框,在此对话框中可以设置输入时钟信号的起始时间(Start Time)、结束时间(End Time)、时钟脉冲周期(Period),相位偏置(Offset)以及占空比。
:给信号赋计数值 ,先选中需要赋值的信号,然后鼠标右键点击此图标弹出如下图所示的Count Value对话框,然后赋值。;(4)设置输入信号波形
先用鼠标左键单击并拖动鼠标选择要设置的区域,单击工具箱中按钮Forcing High(1)则该区域变为高电平。;(5)进行功能仿真设置
设置输入信号后保存文件,文件名默认,执行Processing-Simulator Tool命令,进行仿真设置。;(5)进行功能仿真设置;(6)仿真结果;4、引脚设置和下载 ;实验板电路原理图;;;再编译一次;;STEP1:硬件设置;实验任务 ;课内练习:设计一个八位全加器,并思考如何在实验板上验证该设计。;两位十进制计数器电路图 ;1、原理图输入方式设计初步 ;(2) 编译前设置 ;选择配置器件的工作方式 ;选择配置器件型号和压缩方式 ;选择配置器件型号和压缩方式 ;(3) 全程编译 ;(4) 功能测试 ;波形编辑器 ;设置仿真时间长度 ;vwf激励波形文件存盘 ;向波形编辑器拖入信号(英译:signal )节点 ;准备给CLK设置时钟 ;为q设置数制 ;设置好的激励波形图 ;选择仿真约束和控制 ;仿真波形输出 ;实验箱原理图;补充知识:数码管原理;四位数码管内部原理图 ;2、JTAG间
文档评论(0)