网站大量收购闲置独家精品文档,联系QQ:2885784924

labview第三部分2011版测试信号与检出.ppt

  1. 1、本文档共86页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
labview第三部分2011版测试信号与检出

虚拟仪器原理及设计 Test , Measurment and Automate Your world through Virtual Instrumentation. 第七章 信号调理和数据采集 传感器基础 信号调理及硬件选用 数据采集基本原理及采集卡选用 LabVIEW 中数据采集的实现 LabVIEW中测试信号生成 系统构成 传感器分类 传感器分类 热电偶 电阻式温度设备(RTD) 传感器特性描述 传感器性能指标 传感器选型原则 信号调理及硬件选用 模拟信号调理 信号调理及硬件选用 信号调理卡的功能选择 确定信号调理板卡的配置方法 信号调理模块应尽量独立于计算机硬件结构和软件结构 最后还应注意通信方式和可扩展性的选择 系统构成 数据采集基本原理及采集卡选用 一个典型的数据采集系统: PC Base DAQ系统架构 PCB Layout of the PCI-9111 Pin Assignment PC Base数据采集系统功能 A/D转换(模拟量/数字量转换) D/A转换(数字量/模拟量转换) DIO(数字量输入/输出) Timer/Counter(定时器/计数器) 基本定义 A/D:模拟量—数字量转换 把外部电压信号转成计算机能够识别的数字信号 采样频率 Max Sampling Rate (S/s), Sampling Frequency (Hz) 精度(Resolution):8bit 12bit 14bit 16bit 输入范围(Input Range)(增益): 同步采样(Simultaneous analog input) 轮询采样(Multiplex analog input) 突发模式采样(Burst mode) 触发模式(Trigger mode) 隔离(Isolation) FIFO …… A/D转换过程—多路切换卡 A/D基本定义 信号的频率 代表信号变化快慢的物理量 任何一种信号都可以转换成一组正弦波的迭加 不同的信号频率不同: 语音:4kHz 音乐:20kHz 超声:20kHz~xxMHz FM收音机:MHz 雷达:xGHz … A/D基本定义 采样频率 采样周期的倒数 表示采样快慢的物理量 多少时间采一个点/每秒采样多少个点 Nyquist采样定律:fs=2*fmax fs :采样频率 fmax :信号最高频率 一般最小为fs=2.5*fmax 工程上一般取为fs=6~8*fmax 采样定律的特例 等效时间采样 A/D基本定义 A/D基本定义 能够正确显示信号而不发生畸变的最大频率叫做Nyquist频率,它是采样频率的一半 信号中所包含的频率高于Nyquist频率的成分,将在直流和Nyquist频率之间发生畸变,称为混叠(alias) 混频偏差(alias frequency) =ABS(采样频率的最近整数倍-输入频率) 解决方案 在A/D前加入低通滤波器,将信号中高于Nyquist频率的信号成分滤去,该低通滤波器称为抗混叠滤波器 A/D基本定义 A/D基本定义 A/D基本定义 采样频率的控制 A/D基本定义 采样频率的控制 Soft Polling(内部软件触发,通过I/O指令实现) Timer Pacer(由8254定时器芯片分频产生的内部定速时钟) 例如:频率 = 2MHz 时钟 /(C1*C2)(这里的C1与C2是16位定时器的分频系数) External CLK / Trig(外部时钟) A/D基本定义 采样频率的控制 Soft Polling(内部软件触发,通过I/O指令实现) A/D基本定义 采样频率的控制 Soft Polling(内部软件触发,通过I/O指令实现) Timer Pacer(由8254定时器芯片分频产生的内部定速时钟) 例如:频率 = 2MHz 时钟 /(C1*C2)(这里的C1与C2是16位定时器的分频系数) External CLK / Trig(外部时钟) 三种方式的特点 软件触发最为简单、易用,但无法精确控制采样时序,适用于对时序要求不甚严格的场合,如采集DC信号 内部时钟能够精确控制采样时序,但无法保证与外部信号严格同步,但一般应用(无论时域还是频域)均能够满足要求 外部时钟最为灵活,能够满足特殊应用的需求 A/D基本定义 Trigger(触发):启动、停止或同步采集事件的方法 A/D基本定义 下列情况适用软件触发模式(Software Trigger,非Soft Polling) 用户需要对所有采集事件进行明确控制 时间要求不甚严格 下列情况适用硬件触发模式 采集事件需要与外部装置严格同步 高速、瞬态采集事件 A/D基本定义 多通道采样 同步采样 采用多个A/D芯片,不同通道采用同

文档评论(0)

报告论文库 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档