Xilinx_ISE简单教程.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
Xilinx_ISE简单教程

ISE简单教程 1 2 §1.4 软件使用—ISE9.1 新建项目工程 新建设计文件 设计编译改错 设计仿真测试 设计文件下载—— 适配、编程、下载 3 设计一个模16计数器 要求: 1、系统输入时钟48MHZ 2、系统输出1HZ信号,用LED指示灯显示; 3、系统输出模16数据,用4个LED指示灯显示; 4、系统下载配表管脚: CLK:T8 模16四个LED1-4:C10、A10、B10、A9 1HZ信号LED: B8 4 1、启动软件 启动program/xilinx ise 9.1/project Navigator到下图界面 5 2、建立项目工程 【file】--【new project】如下图所示 ,键入项目的名称和保存项目各文件的地址(注意项目文件名不要用中文,开头不要用数字) 6 3、设置参数 建好后击“下一步”,新项目对话框如下图所示,按下图配置参数 7 4、参数设置 完善 建然后一直NEXT到下图点完成 8 5、新文件的输入 【project】--【new source】如下图所示 9 5、新文件的输入 输入文件名(不要同项目名相同,选VHDL Module 10 6、新文件输入完善 一直单击“下一步”直到完成到下图,在右窗中输入源程序 11 library IEEE; use IEEE.STD_LOGIC_1164.ALL; use IEEE.STD_LOGIC_ARITH.ALL; use IEEE.STD_LOGIC_UNSIGNED.ALL; entity cnt16 is port(clk: in std_logic; dout:out std_logic_vector(3 downto 0); dclk1:out std_logic); end cnt16; architecture Behavioral of cnt16 is signal clk1: std_logic := 1; signal q: integer range 0 to=0; signal w: std_logic_vector(3 downto 0):=0000; Begin dclk1=clk1; dout=not w; 设计输入例程 12 t1: process(clk) begin if clkevent and clk=1 then if qthen q=0;clk1=not clk1; else q=q+1; end if ; end if; end process; t2: process(clk1) begin if clk1event and clk1=1 then if w=9 then w=”0000“; else w=w+1; end if; end if; end process; end Behavioral; 设计输入例程 13 7、程序语法检查 点中源文件,双击处理窗中的Check Syntax 14 查看报告窗,并对错误进行修改,再运行Check Syntax, 直到报告窗为Successfully 15 8、功能仿真 【project】--【new source】 ,键入仿真文件名,直到完成 16 仿真建立的完善 Soure for 中选Bh..Simulation,在仿真文件右窗中输入 激励信号的波形参数值。 17 Clk赋值: 18 仿真运行 点中仿真文件,双击处理窗中的Simulate Behavioral Model. 19 观看显示波形 20 管脚适配 Sources for 设置为Synthesis..,选中要适配的文件。双击处理窗 的Assign Package Pins,该操作会提示生成一个.ucf文件,选是 21 按下图在LOC位置把管脚分配好,并保存 22 文件编程 退回源窗和处理窗,选中下载文件,运行处理窗 Generate Programming File,生成.Bit下载文件, 关闭产生的对话框Xilinx W

文档评论(0)

st4739288 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档