数字电子技术试题8.docVIP

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电子技术试题8

陕西理工学院 数字电子技术基础 期末考试试卷 题号 一 二 三 四 总分 得分 阅卷人 答卷注意事项:学生答题前必须先将试卷上面的系名、班名、姓名、学号、考试日期一一填写清楚。字迹要清楚工整,不宜过大,以防试卷不够使用。 一、填空题: 1、.施密特触发器和单稳态触发器是一种脉冲 电路;多谐振荡器是一种脉冲 电路。 2、逻辑函数 的反函数 = 。 3、在任何时刻,输出状态只决定于同一时刻各输入状态的组合,而与先前状态无关的逻辑电路称为 ,而若逻辑电路的输出状态不仅与输入变量的状态有关,而且还与系统原先的状态有关,则称其为 。 4、脉冲宽度tW是从脉冲前沿到达 Vm起,到脉冲后沿到达 Vm为止的一段时间。 5、为实现图逻辑表达式的功能,请将多余输入端C进行处理(只需一种处理方法) 其中图Y1、Y2为TTL 电路,图Y3、Y4为CMOS电路。 Y1的C端应 ,Y2的C端应 , Y3的C端应 ,Y4的C端应 。 6、一个三变量排队电路,在同一时刻只有一个变量输出,若同时有两个或两个以上变量为1时,则按A、B、C的优先顺序通过,若FA=1表示A通过,FB、FC为1表示B、C通过,FA、FB、FC为0时表示其不通过,则表示变量A、B、C通过的表达式 FA= ,FB = ,FC= 。 7、ROM存储器是由 、 、 三部分电路组成。 8、时序逻辑电路的基本单元是 。 9、组合逻辑电路的设计步骤为:(1) (2) (3)简化和变换逻辑表达式,从而画出逻辑图。 二、选择题:(每题2分,共18分) 1、在下列逻辑电路中,不是组合逻辑电路的有 。 A、译码器; B、编码器; C、全加器; D、计数器 2、全加器逻辑符号如图所示,当Ai=“1”,Bi=“1”,Ci-1=“1”时,Ci-1和Si分别为 Ci = 1 Si = 0 Ci = 0 Si = 1 Ci = 1 Si = 1 D. 以上各项都不是 ( ) 3、TTL三态输出“与非”门电路的输出比TTL“与非”门电路多一个状态是 。 A、 高电平 B、 低电平 C. 、 高阻 D、 以上各项都不是 4、若把某一全加器的进位输出接至另一全加器的进位输入,则可构成 二位并行进位的全加器 二位串行进位的全加器 一位串行进位的全加器 以上各项都不是 ( ) 5、n个触发器构成的扭环型计数器中,有效状态有 个。 A、n; B、2n; C、2n-1; D、2n-2n 6、一个16选1的数据选择器(十六路数据选择器),其地址输入(选择控制输入)端有 A.1个 B.2个 C.4个 D.8个 ( ) 7、八路数据选择器如图所示,该电路实现的逻辑函数F等于(多项选择) A. B. C. D. A+B ( ) 8、欲将一正弦波信号转换为与之频率相同的矩形脉冲信号,应采用: A. 单稳态触发器 B. 施密特触发器 C. A/D转换器 D. 移位寄存器 ( ) 9、如图所示无符号8位二进制码DAC,当输入的二进制码d7d6d5d4 d3d2d1d0 =00000 001时,则输出电压vO为 A. B. C. D. ( ) 。 三、判断题 (本题5分,共5题) 1.异步时序电路各级触发器类型不同。( ) 2.TTL与非门如图所示,输入端A=0.3V,B=3.6V,C端悬空,若用万用表测量C端电压,由于悬空端相当于逻辑高电平3.6V,故测得的电压一定是3.6V。( ) 3.在如图所示的电路中,当S0S1S2S3 = 1111时,输出Y = 1。( ) 4.计数器的模是指对输入的计数脉冲的个数。( ) 5.对于TTL数字集成电路来说,在使用中应注意: 三态门的输出端可以并联,但三态门的控制端所加的控制信号电平只能使其中一个门处于工作状态,而其他所有输出

文档评论(0)

haocen + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档