(电子-电路)奇偶校验,2421码转换余三码,4bit二进制转格雷码电路设计资料解读.pptVIP

  • 119
  • 0
  • 约 16页
  • 2016-08-18 发布于湖北
  • 举报

(电子-电路)奇偶校验,2421码转换余三码,4bit二进制转格雷码电路设计资料解读.ppt

数电第二次研讨课 205组 1、假设计算机的UART串行通信采用1位起始位0,8位数据位,1位偶校验位,1位停止位进行通信。假如发送的数据是0xA1,请画出波形图。(偶校验要求数据位与校验位这9位的1的个数是偶数) 接收到的1组数据存储从A8-A0,其中假设A8是校验位,设计一个校验电路电路(可以用异或门构建),如果校验出错就点亮LED。(提示 A1⊕A2⊕-----⊕A8=?) 1.1假设计算机的UART串行通信采用1位起始位0,8位数据位,1位偶校验位,1位停止位进行通信。假如发送的数据是0XA1,请画出波形图。(偶校验要求数据位与校验位这9位的1的个数是偶数) 发送的数据是0XA1,则将其转换成二进制 当采用UART串行通信的时候,为0|1010 0001|1|1(用1表示停止位进行通信) 则波形图如下所示: 1.2接收到的1组数据存储从A8-A0,其中假设A8是校验位,设计一个校验电路电路(可以用异或门构建),如果校验出错就点亮LED。(提示 A1⊕A2⊕-----⊕A8=?) 2、设计电路,画出电路图,实现将4位2421码转换为余3码。分别采用无关项设计和不采用无关项设计实现,说明使用无关项的时候的设计会有什么问题,不使用无关项设计的时候怎么设计合理. (提示:画真值表,卡诺图化简,然后画电路图) 1、先画出真值表 ①采用无关项 卡诺图化简:

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档