上海大学数字电子技课程实践项目.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
上海大学数字电子技课程实践项目

数字电子技术课程实践项目项目名称:_____逻辑门_________指导老师:_____李智华________ 学 号:_________ 姓 名:____________日期:__________所选题目:数字电子技术课程实践项目一:了解运用标准、规范、设计手册等有关技术资料的方法,选择题目查阅设计手册,了解相关芯片及电路的特点、具体型号、参数及应用。1、与、或、非、与非、或非、与或非等逻辑门。基本逻辑门与门概念与门(英语:AND gate)又称“与电路”。是执行“与”运算的基本逻辑门电路。有多个输入端,一个输出端。当所有的输入同时为高电平(逻辑1)时,输出才为高电平,否则输出为低电平(逻辑0)。逻辑表达式F=A·B逻辑门电路符号真值表二极管实现原理如图:为二极管与门电路,Vcc = 10v,假设3v及以上代表高电平,0.7及以下代表低电平,下面根据图中情况具体分析一下,1. Ua=Ub=0v时,D1,D2正向偏置,两个二极管均会导通,此时Uy点电压即为二极管导通电压,也就是D1,D2导通电压0.7v.2.当Ua,Ub一高一低时,不妨假设Ua = 3v,Ub = 0v,这时我们不妨先从D2开始分析,D2会导通,导通后D2压降将会被限制在0.7v,那么D1由于右边是0.7v左边是3v所以会反向偏置截止,因此最后Uy为0.7v,这里也可以从D1开始分析,如果D1导通,那么Uy应当为3.7v,此时D2将导通,那么D2导通,压降又会变回0.7,最终状态Uy仍然是0.7v.3. Va=Vb=3v,这个情况很好理解, D1,D2都会正偏,Uy被限定在3.7V.总结(借用个定义):通常二极管导通之后,如果其阴极电位是不变的,那么就把它的阳极电位固定在比阴极高0.7V的电位上;如果其阳极电位是不变的,那么就把它的阴极电位固定在比阳极低0.7V的电位上,人们把导通后二极管的这种作用叫做钳位。集成电路与门是基本的逻辑门,因此在TTL和CMOS集成电路中都是可以使用的。标准的74系列CMOS集成电路有74X08、74X09(OC),包含四个独立的2输入与门;74X11,包含三个独立的3输入与门;74X21,包含两个独立的4输入与门。CD4000系列集成电路有:CD4081,包含四个2输入端与门;CD4082,包含两个4输入端与门。引脚分配如下:或门概念或门,又称或电路。如果几个条件中,只要有一个条件得到满足,某事件就会发生,这种关系叫做“或”逻辑关系。具有“或”逻辑关系的电路叫做或门。或门有多个输入端,一个输出端,多输入或门可由多个2输入或门构成。只要输入中有一个为高电平时(逻辑1),输出就为高电平(逻辑1);只有当所有的输入全为低电平时,输出才为低电平。逻辑表达式逻辑门电路符号真值表二极管实现原理如图,这里取Vss = 0v,不取-10v1、当Ua=Ub=0v时,D1,D2都截至,那么y点为0v.2、当Ua=3v,Ub=0v时,此时D1导通,Uy=3-0.7=2.3v,D2则截至同理Ua=0v,Ub=3v时,D2导通,D1截至,Uy=2.3v.3、当Ua=Ub=3v时,此时D1,D2都导通,Uy=3-0.7=2.3v.非门概念非门(英文:NOT gate)又称反相器,是逻辑电路的基本单元,非门有一个输入和一个输出端。逻辑符号中输出端的圆圈代表反相的意思。当其输入端为高电平(逻辑1)时输出端为低电平(逻辑0),当其输入端为低电平时输出端为高电平。也就是说,输入端和输出端的电平状态总是反相的。逻辑表达式逻辑门电路符号真值表实现原理CMOS逻辑:两管的栅极相连作为输入端,两管的漏极相连作为输出端。TN的源极接地,TP的源极接电源。为了保证电路正常工作,VDD需要大于TN管开启电压VTN和TP管开启电压VTP的绝对值的和,即UDD UTN + |UTP|。当Ui=0V时,TN截止,TP导通,Uo≈UDD为高电平;当Ui=UDD时,TN导通,TP截止,Uo≈0V为低电平。因此实现了非逻辑功能。集成电路非门是基本的逻辑门,因此在TTL和CMOS集成电路中都是可以使用的。标准的集成电路有74X04和CD4049。74X04 TTL芯片有14个引脚,4049 CMOS芯片有16个引脚,两种芯片都各有2个引脚用于电源供电/基准电压,12个引脚用于6个反相器的输入和输出(4049有2个引脚悬空)。在数字电路中最具代表性的CMOS非门集成电路是CD4069。与非门概念与非门(英语:NAND gate)是数字电路的一种基本逻辑电路。若当输入均为高电平(1),则输出为低电平(0);若输入中至少有一个为低电平(0),则输出为高电平(1)。与非门可以看作是与门和非门的叠加。与非门是与门和非门的结合,先进行与运算,再进行非运算

文档评论(0)

ikangyme + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档