- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字存储示波器的设与制作报告
课程报告
学校:
姓名:
班级:
学号:
日期:2009年05月07日
数字存储示波器的设计与制作
摘要
本文介绍了一种基于单片机和FPGA的简易数字存储示波器的设计方案。与传统模拟示波器相比,数字存储示波器不仅具有可存储波形、体积小、功耗低、使用方便等优点,而且还具有强大的信号实时分析处理功能。在电子测量领域,数字存储示波器正在逐渐取代模拟示波器。系统是以FPGA为核心,包括前端模拟信号处理模块、单片机模块、显示模块和键盘输入模块。单片机AT89S52控制整个系统键盘和点阵液晶模块实现人机交互。通过面板按键可方便调整波形显示方式。
关键词:FPGA;示波器;AT89S52
Abstract
In this paper, a single-chip and FPGA-based digital storage oscilloscope simple design. Compared with traditional analog oscilloscopes, digital storage oscilloscope can store not only has the waveform, small size, low power consumption, easy to use, etc., but also has powerful real-time processing of the signal analysis function. In the field of electronic measurement, digital storage oscilloscope is gradually replacing analog oscilloscope. FPGA system is at the core, including the front-end analog signal processing modules, single-chip module, display module and the keyboard input module. AT89S52 Single-chip control of the system keyboard and dot matrix LCD module to achieve human-computer interaction. Through the button panel can be easily adjust the waveform display.
Keywords: FPGA;Oscilloscopes;
方案论证与分析
1.1核心处理器选择方案
方案一:纯单片机方式。完全由单片机来实现前级信号程控调理、采样保持电路及A/D转换器的控制、数据的处理及存储、波形显示和控制电路等功能。
方案二:单片机与FPGA结合的方式。由单片机来完成信号调理和人机界面等顶层控制功能,而由FPGA来完成采集和信号处理等底层的核心计算。
方案一的最大特点是只用单片机,系统规模可以做得很小,成本较低。但是,单片机在处理高速信号时有些吃力,而且在时序控制方面也显得精度不足。相比之下,方案二则更加合理和可靠。FPGA的应用已经相当的普遍和成熟。用其进行采样时钟控制和信号处理,是提高系统性能和指标最有效的方法。
因此,选择单片机与FPGA的结合来作为系统的核心处理器。
1.2前级信号调理方案设计
方案一:一路调理。所有信号都通过同一路信号调理电路,经过相应的衰减或放大设计,将信号幅度控制在合适的范围内,以便后级的数据采样。
方案二:多路调理。将不同频率范围或不同幅度范围的信号经过各自的电路进行调理。示波器选择不同的档位,则选择了不同的信号通路。
方案一电路简洁,但由于信号的频率和幅度跨度都很大,给硬件电路的调试带来较大困难;方案二虽然可以对不同频率和幅度范围内的信号进行单独调试,降低了每一路通道对硬件电路的要求,但电路规模大、结构繁琐。因此,选择方案一,精心设计实现电路,采用高速运放LM6361和高速比较器AD744组成的相应电路对输入信号进行调整。
1.3信号采样方式的选取
方案一:实时A/D采样。根据奈奎斯特采样定理,采样速率必须高于2倍的信号最高频率分量。对于正弦信号,一周期内应有2个采样点。为了不失真恢复被测信号,通常一周期内需要采样8个点以上。为了配合高速模数转换器,采用FPGA控制M/D转换器的采样速率,以实现高速实时采样。实时采样可以实现整个频段的全速采样,本系统设计选用ADI公司的12位高速A/D转换器AD9220,其最高采样速
文档评论(0)