- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机组成与原理实验一双端口存储器原理实验
实验任务5的检测结果实验分析。
二进制开关
SW7-SW0 K0 0,k1 0,k2 1,k4 1,k5 1,k6 0 K6 0,k3 1,k4 0,k5 0 k3 1,k4 0,k5 1,k2 0 数据总线 指令总线 K2 1时,BUSY2灯亮 K5 1时,BUSY2不灯亮 30H00110000 K2 0时,BUSY2中灯亮数据总线:0011000000指令总线:0011000000 K5 0时,BUSY2中灯不亮 数据总线:0011000000指令总线:0011000000 K2 1,灯不亮 K5 1,灯不亮 实验分析 通过本次实验我们学习了双端口静态寄存器的使用,了解了其工作原理和特性,虽然一开始对于该实验一知半解,完全不知道该如何下手,但在老师和同学的帮助下,我慢慢理解了其中的操作原理,并和同组的同学们一起将实验完成,此次实验也让我知道团队的合作精神是很重要的。
指导教师评语:
实验成绩_______________ 指导教师______________
学生课程实验报告书 淘宝店530213级 淘宝店530213 淘宝店530213 专业 淘宝店530213 班
学号 淘宝店530213 姓名 淘宝店530213
2014—2015学年 第二学期
指导教师:淘宝店530213 实验项目:双端口存储器原理实验双端口存储器原理实验一 实验目的 1.了解双端口静态存储器IDT7132的工作特性及其使用方法 2.了解半导体存储器怎样存储和读取数据 3.了解双端口存储器怎样并行读写,并分析冲突产生的情况
二实验/W#、OER#。CEL#、LR/W#、OEL#控制左端口读、写操作:CER#、R淘宝店530213R/W#、OER#控制右端口的读写操作。CEL#为左端口选择引脚,低电平有效:当CEL# 1时,禁止对左端口的读、写操作。LR/W#控制对左端口的读写。当LR/W# 1时,左端口进行读操作;LR/W# 0时,左端口进行写操作。OEL#的作用等同于三态门,当OEL# 0时,允许左端口读出的数据送到数据总线DBUS上;当OEL# 1时,禁止左端口的数据放到DBUS。因此,我们将OEL#引脚称为RAM_BUS#。控制右端口的三个引脚与左端口的三个完全类似。说明: 1 右端口读出的数据 指令 放到指令总线IBUS上而不是数据总线DBUS,然后送到指令寄存器IR. 2 所有数据/指令的写入都使用左端口,右端口作为指令端口,不需要进行数据的写入,将右端口处理成一个只读端口, RR/W#固定接高电平,OER#固定接地。 存储器左端口的地址寄存器A淘宝店530213R和右端口的地址寄存器PC都使用2片74LSl63,具有地址递增的功能。同时,PC在以后的实验当中也起到程序计数器的作用。左右端口的数据和左右端口的地址都有特定的显示灯显示。存储器地址和写入数据都由实验台操作上的二进制开关分时给出。 当LDAR# 0时,AR在T2时从DBUS接收来自SW7-SW0的地址;当AR+1 1时,在T2存储器地址加1。LDAR#和AR+1不能同时有效。在下一个时钟周期,令CEL# 0,LR/W# 0,则在T2的上升沿开始进行写操作,将SW7-SW07设置的数据经DBUI写入存储器。
四、 实验任务
? 1.按电路图要求,将有关控制信号和二进制开关对应接好,反复检查后,接通电源.2.将二进制数码开关SW7-SW0 SW0为最低位 设置为00H,将其作为存储器地址置入AR;然后将二进制开关的00H作为数据写入RAM中.用这个方法,向存储器的10H,20H,30H,40H单元依次写入10H,20H,30H,40H.3.使用存储器的左端口,依次将第2步存入的5个数据读出,观察各单元中存入的数据是否正确.记录数据.注意:禁止两个或两个以上的数据源同时向数据总线上发送数据,当存储器进行读出操作时,将SW_BUS#的三态门关闭.而当向AR送入数据时,双端口存储器也不能被选中.??4.通过存储器的右端口,将第2步存入的5个数据读出,观察结果是否与第3步结果相同.记录数据.?5.双端口存储器的并行读写和访问冲突将CEL#,CER#同时置为0,使存储器的左右端口同时被选中.当AR和PC的地址不相同时,由于都是读操作,也不会冲突.如果左右端口地址相同,且一个进行读操作,一个进行写操作,就会发生冲突.检测冲突的方法:观察两个端口的忙信号输出指示灯BUSYL#和BUSYR#.BUSYL#/BUSYR#灯亮 为0 时,不一定发生冲突,但发生冲突时,BUSYL#/BUSYR#必定亮.
数据通路 LDAR# LDPC# CEL# LR/W# RAM_BUS# CER# SW_BUS# 电平开关 K0 K1 K2 K3 K4 K5 K
文档评论(0)