计算机组成原理 作业三.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机组成原理 作业三

《计算机组成原理》作业(三) 学完6-7章后可以完成作业(二)。作业总分100分,将作为平时成绩记入课程总成绩。 简答题(每题6分,共30分) 什么是总线?总线传输有何特点?为了减轻总线负载,总线上的部件应具备什么特点? 答:为什么要设置总线判优控制?常见的集中式总线控制有几种?各有何特点?哪种方式响应时间最快?哪种方式对电路故障最敏感? 答:IM、IR、EI、RD、BS五个触发器的作用。 五个触发器的作用:? 中断屏蔽触发器(IM):CPU是否受理中断或批准中断的标志。Im标志为“0”时,CPU?可???????????????????????受理外界中断请求。? 中断请求触发器(IR):暂存中断请求线上由设备发出的中断请求信号,IR标志为“1”时,?????????????????????????表示设备发出了中断请求。? 允许中断触发器(EI):用程序指令来置位,控制是否允许某设备发出中断请求。IE为“1”?????????????????????????????时,某设备可以向CPU发出请求。? 准备就绪的标志(RD):一旦设备做好一次数据的接收或发送,便发出一个设备动作完毕??????????????????????????????信号,使RS标志为“1”。 工作触发器(BS):设备“忙”的标志。BS=1,表示启动设备工作? 中断处理过程包括哪些操作步骤? 答: 中断处理过程如下:? ??(1)设备提出中断请求???? ??(2)当一条指令执行结束时CPU响应中断???? ??(3)CPU设置“中断屏蔽”标志,不再响应其它中断请求???? ??(4)保存程序断点(PC)???? ??(5)硬件识别中断源(转移到中断服务子程序入口地址)???? ??(6)用软件方法保存CPU现场???? ??(7)为设备服务???? ??(8)恢复CPU现场???? ??(9)“中断屏蔽”标志复位,以便接收其它设备中断请求???? ??(10)返回主程序 什么是闪速存储器?它有哪些特点? 答: 可重复编程,而不需要特殊的高电压(某些第一代闪速存储器也要求高电压来完成擦除和/或编程操作);与EEPROM相比较,闪速存储器具有成本低、密度大的特点。其独特的性能使其广泛地运用于各个领域,包括嵌入式系统,如PC及外设、电信交换机、蜂窝电话、网络互联设备、仪器仪表和汽车器件,同时还包括新兴的语音、图像、数据存储类产品,如数字相机、数字录音机和个人数字助理(PDA)。? 应用题(共70题) (10分)用异步通信方式传送字符A和8,数据有7位,偶校验1 位。起始位1位, 停止位l位,请分别画出波形图。 某总线在一个总线周期中并行传送8个字节的数据,假设一个总线周期等于一个总线时钟周期,总线时钟频率为70MHZ ,求总线带宽是多少 答:总线宽带 70MHZ ×8B=560MBps (10分)异步通信方式传送ASCII码,数据位8位,奇校验1位,停止位1位。计算当波特率为4800时,字符传送的速率是多少?每个数据位的时间长度是多少?数据位的传送速率是多少? 答: (20分)画出单机系统中采用的三种总线结构 (10分)用多路DMA控制器控制磁盘、磁带、打印机三个设备同时工作。磁盘以30μs的间隔向控制器发DMA请求,磁带以45μs的间隔向控制器发DMA请求,打印机以150μs的间隔发DMA请求。请画出多路DMA控制器的工作时空图。 由于多路型DMA同时要为多个设备服务,因此对应多少个DMA通路(设备),在控制器内部就有多少组寄存器用于存放各自的传送参数。? ??多路型DMA控制器的逻辑结构请见文字教材图8.17。通过配合使用I/O通用接口片子,多路型DMA控制器可以对8个独立的DMA通路(CH)进行控制,使外围设备以周期挪用方式对内存进行存取。? ??8条独立的DMA请求线或响应线能在外围设备与DMA控制器之间进行双向通信。一条线上进行双向通信是通过分时和脉冲编码技术实现的。也可以分别设立DMA请求线和响应线实现双向通信。每条DMA线在优先权结构中具有固定位置,一般DMA0线具有最高优先权,DMA7线具有最低优先权。?? ??控制器中有8个8位的控制传送长度的寄存器,8个16位的地址寄存器。每个长度寄存器和地?址寄存器对应一个设备。每个寄存器都可以用程序中的I/O指令从CPU送入控制数据。每一寄?存器组各有一个计数器,用于修改内存地址和传送长度。?? 当某个外围设备请求DMA服务时,操作过程如下:?? (1)DMA控制器接到设备发出的DMA请求时,将请求转送到CPU。?? (2)CPU在适当的时刻响应DMA请求。若CPU不需要占用总线则继续执行指令;若CPU需要占用?总线,则CPU进入等待状态。?? (3)DMA控制器接到

文档评论(0)

yanpan1 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档