减法指令subs和sbc练习.docVIP

  • 33
  • 0
  • 约1.54千字
  • 约 5页
  • 2016-08-27 发布于河南
  • 举报
减法指令subs和sbc练习

减法指令subs和sbc练习 实验目的 了解ADS1.2集成开发环境及ARMulator软件仿真; 熟悉ARM的数据处理指令和逻辑指令; 掌握算数逻辑运算指令ADD、SUB等的程序设计。 实验设备 硬件:PC机一台 软件:Windows98/XP/2000系统,ADS1.2集成开发环境 实验内容 建立一个新的工程; 建立一个汇编文件,并添加到工程中; 使用ADD等指令及相关的其他指令,编程实现2个32位和64位数据的加法运算。 实验预习要求 仔细阅读ARM指令系统的算数和逻辑指令的功能与用法。 实验步骤 启动ADS1.2 IDE集成开发环境,使用ARM Executable Image 工程模板建立一个工程instruction2。 建立汇编源文件test2.s,编写实验程序,然后添加到工程instruction2中。 设置工程链接地址RO Base为0RW Base为0设置调试入口地址Image entry point为0 编译链接工程,选择[project]-[debug],启动AXD进行软件仿真调试。 打开寄存器窗口(Processor Registers),选择Current项监视相关寄存器的值。打开存储器观察窗口(Memory)设置观察地址为0显示方式Size为32Bit,监视0x400030

文档评论(0)

1亿VIP精品文档

相关文档