- 1、本文档共12页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
OMAP-L138
1 OMAP-L138 Low-Power Applications Processor
1.1特点
?
双核SoC
– 300-MHz ARM926EJ-S? RISC MPU
– 300-MHz C674x VLIW DSP
ARM926EJ-S核心
– 32-Bit和16-Bit(拇指 )的说明
– DSP指令扩展
–单周期MAC
–的ARM Jazelle 技术
–的EmbeddedICE - RT 实时调试
ARM9记忆体架构
C674x指令集特点
–超集的C67x+?和C64x+? ISAs
– 2400/1800 C674x MIPS / MFLOPS
–字节寻址(8-/16-/32-/64-Bit数据)
– 8-Bit溢出保护
–位字段提取,设置,清除
–规范化,饱和度,位计数
–紧凑16-Bit说明
C674x二级高速缓冲存储器架构
– 32K-Byte L1P程序RAM /高速缓存
– 32K-Byte L1D数据RAM /高速缓存
– 256K-Byte L2统一映射RAM /高速缓存
–灵活的RAM /高速缓存分区(L1和L2)
– 1024K-Byte引导ROM
增强Direct-Memory-Access控制器3
(EDMA3):
– 2通道控制器
– 3传输控制器
– 64独立DMA频道
– 16快速DMA频道
–可编程传输突发尺寸
TMS320C674x浮点VLIW DSP核心
–加载存储架构,不结盟
支持
– 64通用寄存器(32位)
–六ALU (32-/40-Bit)功能单元
?
支持32-Bit整数,单警司(IEEE
精密/ 32-Bit)和DP (IEEE双
精密/ 64-Bit)浮点
?
最多支持四个SP的每添置
时钟,每DP 2添置四
时钟
?
最多支持两个浮动值(SP
或DP)倒数逼近
(RCPxP)和平方根倒数
近似 (RSQRxP)运营
每个周期
–两个乘法功能单位
?
混合浮点精度IEEE
多点支撑高达:
– 2 SP的x SP的SP的每个时钟-
– 2 SP的x -每两个时钟SP的DP
– 2 SP的x DP每3个时钟- DP
– 2 DP x DP每4个时钟周期- DP
?
不动点乘以支持两个32 x
32-Bit相乘,四16 x 16-Bit
相乘,或八8 x 8-Bit相乘
每时钟周期的,复杂的倍数
–指令包装减少了代码尺寸
–所有条件指令
–循环硬件支持的模
操作
–保护模式运行
–支持异常错误检测和
程序重定向
软件支持
–德州仪器DSP/BIOS?
–芯片支持库和DSP图书馆
128K-Byte内存共享内存
1.8V或3.3V的LVCMOS IOs(除USB和
DDR2接口)
两个外部存储器接口:
– EMIFA界面
或非(8-/16-Bit-Wide数据)
NAND (8-/16-Bit-Wide数据)
16-Bit SDRAM的地址与128 MB
空间
– DDR2 /移动DDR内存控制器
16-Bit随着DDR2 512 MB的SDRAM
地址空间或
?
16-Bit随着mDDR 256 MB的SDRAM
地址空间
三个可配置16550类型UART模块:
–带有调制解调器控制信号
– 16-byte FIFO
– 16x或13x过采样方案
LCD控制器
两个串行外设接口(SPI)每
具有多个片选
两个多媒体卡(MMC) /安全数字
(SD)与安全数据卡接口的I / O
(SDIO)接口
两个主/从内部集成电路(I
2
C
Bus?)
一个主机端口(HPI) Interface 16-Bit-Wide
复用地址/数据总线高带宽
USB 1.1 OHCI(主机)和集成PHY
(USB1)
USB随着综合2.0 OTG PHY (USB0)港口
– USB 2.0 High- /全速客户
– USB 2.0 High- / Full- /低速主机
–终点0(管制)
–终点1,2,3,4(控制,批量,中断
或ISOC) Rx和Tx
一个多通道音频串行端口:
–发送/接收时钟高达50 MHz
–两个时钟区域和16 Pins串行数据
–支持TDM, I2S,和类似格式
–秩能够
– FIFO用于接收和发送缓冲区
两个多通道缓冲串行端口:
–发送/接收时钟高达50 MHz
–两个时钟区域和16 Pins串行数据
–支持TDM, I2S,和类似格式
– AC97音频编解码器接口
–电信接口(ST段总线,H100)
– 128-channel TDM
– FIFO用于接收和发送缓冲区
10/100 Mb / s以太网的MAC (EMAC):
– IEEE 802.3标准
– MII媒体独立接口
– RMII简化媒体独立接口
–管理数据I / O模块(MD
文档评论(0)