基于CPLD频率量计的设计.docVIP

  • 8
  • 0
  • 约2.78万字
  • 约 39页
  • 2016-08-28 发布于贵州
  • 举报
基于CPLD频率量计的设计

毕业设计(论文) 题目 基于CPLD的频率测量计 系 别 电气工程系 专 业 电气自动化 班 级 电自10-2班 姓 名 朱佩田 学 号 201002101257 指导教师(职称) 秦雯(副教授) 日 期 2013/03/05 毕业设计(论文)任务书 电气工程 系 2013 届 电气自动化 专业 ? 毕业设计(论文)题目 基于CPLD的频率测量计 校内(外)指导教师 职 称 工作单位及部门 联系方式 秦雯 副教授 电气工程系 题目说明(目的和意义): 数字频率计是工程上常用的一种仪表,用于对信号源输出的频率、周期等参量进行测量。本课题所设计的数字频率计可对方波、正弦波的参量进行测量,要求测量频率范围较大,测试误差较高。 通过对“基于CPLD的频率测量计”这一课题的设计,使学生进一步学习和掌握电子产品设计、微机控制技术等综合知识的应用,进行以可编程逻辑器件为控制核心的检测系统设计,培养理论联系实际的能力,培养解决实际问题的能力。 二、设计(论文)要求(工作量、内容): 1.设计任务 以可编程逻辑器件为控制核心,设计一个数字显示的简易频率计。 技术指标 测量范围:0.5-5V 测量频率:1Hz-1MHz 设计内容 (1)以可编程逻辑器件为核心; (2)设计系统主电路; (3)设计检测电路,测量信号类型为方波、正弦波。 (4)脉冲宽度测量。 (5)设计一个6位系统显示电路,能循环显示测量值。 (6)设计软件流程框图并编写主程序清单。 4.设计成果 (1)毕业设计报告字数1.5至2万字; (2)画1张1#的系统硬件电路图; (3)根据检测参数要求,设计检测电路并说明设计原理。 (4)显示电路有限流电阻的定量分析。 ?三、进度表 日 期 内 容 2012—2013学年秋 第十五周 第十六周 第十七周 第十八周 第十九周 第二十周 2012—2013学年春 第一周 第二周 查阅、消化资料。 总体方案论证、方案设计。 硬件电路设计。 硬件电路分析、参数计算。 撰写论文、准备答辩材料。 撰写论文。 答辩 答辩 完成日期 ?20 年 月 日 答辩日期 ?20 年 月 日~ 月 日 四、主要参考文献、资料、设备和实习地点及翻译工作量: 胡汉才.单片机原理及接口技术. 北京:清华大学出版社,2004 孙涵芳.MCS-51/96系列单片机原理及应用.北京:北京航空航天出版社,2005 黄正瑾.电子设计竞赛赛题解析.东南大学出版社,2003 4. 竞赛组委会.第五届全国大学生电子设计竞赛获奖作品选编.北京:北京理工大学出版社 教研室意见: 教研室主任(签字): 20 年 月 日 系审核意见: 系主任(签字): 20 年 月 日 注:本任务书要求一式两份,一份打印稿交教研室,一份打印稿交学生,电子稿交系办。 摘要 本文详细论述了硬件电路的组成和单片机的软件控制流程。其中硬件电路包括键控制模块、显示模块、输入信号整形模块以及单片机和CPLD主控模块。设计器件采用Atmel公司的单片机AT89C51和Altera公司的FPGA芯片MAX7000系列EPM7128SLC84-15。键控制模块设置1个开始键和3个时间选择键,键值的读入采用一片74LS165来完成;显示模块用8只74LS164完成LED的串行显示;被测信号经限幅后由两级直接耦合放大器进行放大,再经施密特触发器整形后输入CPLD;标准频率采用40MHZ有源晶振动实现;单片机软件用汇编语言编写,软件模块对应于硬件电路的每一个部分,还包括部分数据计算和转换模块。 关键词:单片机;CPLD;频率计;测频;等精度 Abstract This frequency meter uses CPLD to realize the measuring count of frequency. Single chip computer completes the test control、data processing and display output of the system.This essay discusses t

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档