基本RS触发器原理.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基本RS触发器原理

基本RS触发器原理 图4-1 a 是由两个“与非”门构成的基本R-S触发器, b 是其逻辑符号。RD、SD是两个输入端,Q及是两个输出端。 正常工作时,触发器的Q和应保持相反,因而触发器具有两个稳定状态: 1)Q 1, 0。通常将Q端作为触发器的状态。若Q端处于高电平,就说触发器是1状态; 2)Q 0, 1。Q端处于低电平,就说触发器是0状态;Q端称为触发器的原端或1端,端称为触发器的非端或0端。 由图4-1可看出,如果Q端的初始状态设为1,RD、SD端都作用于高电平(逻辑1),则一定为0。如果RD、SD状态不变,则Q及的状态也不会改变。这是一个稳定状态;同理,若触发器的初始状态Q为0而为1,在RD、SD为1的情况下这种状态也不会改变。这又是一个稳定状态。可见,它具有两个稳定状态。 输入与输出之间的逻辑关系可以用真值表、状态转换真值表及特征方程来描述。 图4 (一)真值表   R-S触发器的逻辑功能,可以用输入、输出之间的逻辑关系构成一个真值表 或叫功能表 来描述。 1、当RD 0,SD 1时,不论触发器的初始状态如何,一定为1,由于“与非”门2的输入全是1,Q端应为0。称触发器为0状态,RD为置0端。 2、当RD 1,SD 0时,不论触发器的初始状态如何,Q一定为1,从而使为0。称触发器为1状态,SD置1端。 3、当RD 1,SD 1时,如前所述,Q及状态保持原状态不变。 4、当RD 0,SD 0时,不论触发器的初始状态如何,Q 1,若RD、SD同时由0变成1,在两个门的性能完全一致的情况下, Q及一个为1,哪一个为0是不定的,在应用时不允许RD和SD同时为0。 综合以上四种情况,可建立R-S触发器的真值表于表1。应注意的是表中RD SD 0的一行中Q及状态是指RD、SD同时变为1后所处的状态是不定的,用Ф表示。 由于RD 0,SD 1时Q为0,RD端称为置0端或复位端。相仿的原因,SD称置1端或置位端。RD SD Q y 0 1 0 1 1 0 1 0 0 0 不定(Ф) 1 1 不变 表真值表 时钟控制电平触发R-S触发器原理 输入信号只在某一特定的时刻起作用,即按一定的节拍将输入信号反映在触发器的输出端,这就需要增加一个控制端,只有在控制端作用脉冲时触发器才能动作,至于触发器输出变为什么状态,仍由输入端R及S的信号决定,这种触发器叫做时钟控制电平触发R-S触发器,简称为时钟R-S触发器或钟控R-S触发器。 需要指出的是由这种R-S触发器构成移位寄存器,必须严格地控制时钟脉冲的宽度(应大于三个“与非”门的平均时延时间,而小于四个平均时延时间),太窄各触发器不能稳定地翻转,太宽会在一个时钟脉冲作用时间内数据连续往右移,这是不允许的,对于时钟脉冲的这种严格要求是很难做到的,因而实用的R-S触发器还需要将电路作进一步改进。 RD SD Q Y RD SD Q Y (a) b

文档评论(0)

ma33756 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档