实验3-4全减器+触发器.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验3-4全减器触发器

实验三 组合逻辑电路的设计 实验目的 掌握中规模集成数据选择器的逻辑功能及使用方法。 学习用数据选择器构成组合逻辑电路的方法。 实验仪器设备 数字电路实验箱 芯片74LS151、74LS153 实验内容和步骤 测试数据选择器74LS151的逻辑功能。 测试数据选择器74LS153的逻辑功能. 选用合适的数据选择器设计全减器: 写出设计过程; 画出接线图; (3) 验证逻辑功能。 预习内容 复习数据选择器的工作原理。 用数据选择器对实验内容中各函数式进行预设计。 五.实验报告 1. 用数据选择器对实验内容进行设计、写出设计全过程、画出接线图、进行逻辑功能测试; 2.总结实验收获、体会。 管脚图: 引出端符号: A、B 选择输入端 1C0~1C3、2C0~2C3 数据输入端 1G、2G 选通输入端(低电平有效) 1Y、2Y 数据输出端 实验四 双稳态触发器 一、实验目的 1.熟悉J—K 触发器及D触发器的外形及外引线排列。 2.验证基本R—S 触发器、J—K 触发器及D触发器的逻辑功能。 实验仪器设备 数字电路实验箱 2. 示波器 3. 芯片74LS74、74LS76 实验内容和步骤 J—K触发器逻辑功能 将74LS76的RD、SD、J、K端分别接到实验箱中的电平开关上,、分别接到两个逻辑电平指示灯上。 (1)置位、复位功能测试:J、K端置任意状态,按表4-1 完成测试。 (2) J、K功能测试 将J—K 触发器的CP端接到实验箱的单脉冲源上,按表4-2完成功能测试。 将J—K 触发器接成计数状态(J K 1),CP端接到实验箱的时钟脉冲发生器的输出端上(),用示波器观察波形,并记录其波形。 D触发器功能的测试 (1)置位、复位功能测试 将74LS74 D触发器的RD、SD端分别接电平开关,CP端接手动脉冲源,置D、CP于任意位置,按表4-3 完成RD、SD功能测试。 (2)D功能测试: 按表4-4测试D触发器功能。 预习内容 掌握各触发器的逻辑功能。 熟悉74LS74、74LS756的引脚功能。 了解J—K、D触发器的触发方式。 表4-1 RD SD Q原态 Q现态 0 1 0 1 1 0 0 1 测试条件 测试结果 J、K端 状态 Q原 状态 CP脉冲变化后状态Qn+1 J K 预计态 实测态 预计态 实测态 0 0 0 1 0 1 0 1 1 0 0 1 1 1 0 1 表4-4 RD SD Q原态 Q现态 0 1 0 1 1 0 0 1 测试条件 测试结果 D 原状态 CP变化后触发器状态 预计态 实测态 预计态 实测态 0 0 1 1 0 1 表4-2 表4-3

文档评论(0)

ma33756 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档