S3C2410的GPIO管脚第二功能.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
S3C2410的GPIO管脚第二功能

GPACON [22] nFCE : NAND Flash 片选使能(输出) [21] nRSTOUT nRESETnWDTRSTSW_RESET MISCCR[16] (输入输出) For external device reset control nRESET: nRESET suspends(吊,悬;推迟 any operation in progress(前进,进展;进步 and places S3C2410X into a knownreset state. For a reset, nRESET must be held to L level for at least 4 FCLK afterthe processor power has been stabilized. [20] nFRE :Nand Flash Read Enable 输出 [19] nFWE : NAND Flash Write Enable 输出 [18] ALE : 地址锁存使能 输出 2410的例子中连接了nand flash [17] CLE : 命令锁存使能 输出 2410的例子中连接了nand flash [16] nGCS5 : SROM的片选信号,128M空间0x座机电话号码—0x座机电话号码 [15] nGCS4 : SROM的片选信号,128M空间0x座机电话号码—0x座机电话号码 [14] nGCS3 : SROM的片选信号,128M空间0x1座机电话号码—0x座机电话号码 [13] nGCS2 : SROM的片选信号,128M空间00x1座机电话号码 [12] nGCS1 : SROM的片选信号,128M空间0x0座机电话号码—0[11] ADDR26 [10] . . [1] ADDR16 [0] ADDR0 GPBCON [10] nXDREQ0 : 0号DMA通道的一个请求源(该通道有5个请求源)佐证:nXDREQ0 and nXDREQ1 represent two external sources External Devices , [9] nXDACK0 : 0号DMA通道的应答信号 [8] nXDREQ1 : 1号DMA通道的一个请求源(该通道有5个请求源)佐证:nXDREQ0 and nXDREQ1 represent two external sources External Devices , [7] nXDACK1 : 1号DMA通道的应答信号 [6] nXBREQ : Bus Hold Request allows another bus master to request control of the local bus. BACK active indicates that bus control has been granted. 输入 [5] nXBACK : nXBACK Bus Hold Acknowledge indicates that the S3C2410X has surrendered control of the local bus to another bus master. 输出 [4] TCLK0 : 外部时钟0,定时器0预分频器后面的分频器有5个选项(PCLK预分频后再分频1/2,1/4,, 1/8,1/16,外部时钟TCLK) [3] TOUT3 : 定时器3的PWM输出 [2] TOUT2 : 定时器2的PWM输出 [1] TOUT1 : 定时器1的PWM输出 [0] TOUT0 : 定时器0的PWM输出 GPCCON [15] VD7 :LCD像素数据输出,液晶数据信号,根据液晶的要求连接 …. [8] VD0 : LCD像素数据输出,液晶数据信号,根据液晶的要求连接 [7] LCDVF2 : TFT液晶的SEC TFT 信号REVB [6] LCDVF1 : TFT液晶的SEC TFT 信号REV [5] LCDVF0 : TFT液晶的SEC TFT 信号OE [4] VM : 连接液晶的数据使能信号 [3] VFRAME : 液晶的帧同步信号 [2] VLINE : 液晶的行同步信号 [1] VCLK : 液晶时钟信号,VCLK Hz HCLK/ CLKVAL x 2 ,CLKVAL在LCDCON1中 [0] LEND : 液晶行结束信号,通常可以不接 GPDCON [15] VD23 : LCD像素数据输出,液晶数据信号,根据液晶的要求连接 … [0] VD8 : LCD像素数据输出,液晶数据信号,根据液晶的要求连接 GPECON [15] IICSDA :IIC总线的数

文档评论(0)

haocen + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档