- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
ZXMP S385 系统培训 关键技术—远程下载 ZXSM ZXSM . ZXSM ZXSM 远程软件下载, 实现便利的软件维护与升级 ECC ECC ECC Am186CC BOOT ROM SST39VF010 RAM CPLD LC4064V Watchdog Max706T Program Flash FPGA s 口 R S 4 8 5 CPU部分原理框图(以186为例) /SST39VF040 /SDRAM /850/852 高速串口 /网口 Boot功能 初始化CPU芯片,保证与NCP间的s口通畅,自检RAM; 检查FLASH中的程序代码、FPGA逻辑代码的完整性,如果不完整,则向NCP申请下载; 将FLASH中的程序代码拷贝到RAM区中并执行; 如果需要从NCP中下载程序代码(或FPGA逻辑代码),则通过s口取得所需的代码,并更新FLASH的内容. EPLD功能 完成板上的复位逻辑;(包括NCP硬复位) 完成地址译码,生成板上芯片所需要的片选信号(主要是供装载程序代码、FPGA代码的Flash芯片使用,Boot ROM、RAM不需要); 协助CPU读取板位地址; 生成485接口的发送使能信号; 启动基本概念 BOOT RAM FLASH 上电 查询 加载 Flash地址空间分配 原则1:保证每个区域的Sector不重叠 原则2:信息区占用最小的Sector 程序区B 程序区A FPGA区B FPGA区A 信息区 Boot处理流程 Boot运行状态图 远程升级基本操作1 上传文件到NCP: ftp 8(ftp到NCP) bin(使用BIN格式传送数据) put et1.bin et1.bin(请确认程序在ftp登陆目录) ls -l (确认是否上传成功) 远程升级基本操作2 从NCP下载文件到单板: telnet 8 读取信息 d-get-status 1 7 1(子架号+槽位号+CPU) 下载程序 d-upgrade 1 7 1 –p sc.bin(升级程序) d-upgrade 1 7 1 –f sc.rbf (扩展名为rbf或fpz) 试运行备用区 d-try 1 7 1 –p (支持-p,-f) 激活备用区 d-active 1 7 1 –p (支持-p,-f,-a) 注:如果本板从未下载过程序和FPGA,单板上电后会自动向NCP申请 1:N支路保护 关 键 技 术 远 程 下 载 时钟、交叉无误码切换 其它 时钟无误码切换 分 频 数字鉴相 低通滤波 D/A转换 定时基 准 OCXO 鉴相 A/D转换 数字滤波 D/A转换 OCXO 低通滤波 主用板系统时钟 主用时钟板 备用时钟板 交叉时钟板 交叉时钟板有两种: A型交叉时钟板,256×256 VC4(40G)的空分交换,其中224x224分配给系统空分交叉单元,32x32分配给时分交叉业务单板;单板支持每个槽位均为2.5G的容量,时分容量可配置为2016x2016(5G); E:E型交叉时钟板,1152×1152(180G)空分,支持每个槽位均为10G的容量,时分容量可配置为4032x4032(10G)/8064x8064(20G) /16128x16128(40G); 交叉时钟板交叉部分原理框图 交叉时钟板时钟部分原理框图 交叉时钟板时钟接口板原理框图 时钟接口板的电源由两块交叉时钟板提供,1:1保护 交叉时钟板HW线安排 HW开销交叉芯片90826 14个业务单板槽位,每槽位2条,共28条 FPGA 公务板1条 NCP网元控制板 3条 14个业务单板槽位,每槽位2条,共28条 公务板1条 NCP网元控制板 2条 NCP网元控制板 1条 NCP网元控制板 1条 板 位 STM-4总线数量 对应的总线号 1 4 1、2、3、4 2 4 5、6、7、8 3 4 9、10、11、12 4 4 13、14、15、16 5 4 17、18、19、20 6 4 21、22、23、24 7 4 25、26、27、28 8 ? ? 9 ? ? 10 4 29、30、31、32 11 4 33、34、 35、36 12 4 37、38、39、40 13 4 41、42、43、44 14 4 45、46、47、48 15
文档评论(0)