实验一 Quarus II基本操作.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验一 Quarus II基本操作

实验一 Quartus II基本操作 一、实验目的 了解Quartus II软件的功能。 初步掌握Quartus II的VHDL输入方法。 掌握Quartus II编译、功能仿真和时序仿真。 掌握Quartus II管脚分配、综合与实现、数据流下载方法。 二、实验内容 本实验以8位全加器为例,在Quartus II软件平台上完成设计电路的VHDL文本输入,编辑,编译,仿真,关键分配和编程下载等操作。下载芯片选择Altera公司的FLEX10K系列的EPF10K10LC84-3器件。 VHDL源程序的输入 Step01:在Quartus II环境下,执行“file”的“New Project Wizard”命令,为8位全加器建立设计项目。项目名称为adder8; Step02:点击下一步,出现选择芯片对话框,我们选择FLEX10K系列的EPF10K10LC84-3器件作为仿真芯片; Step03:点击下一步,选择默认选项,点击finish完成设置。 Step04:在Quartus II环境下,执行“file”的“New”命令,在弹出的编辑文件类型对话框中,选择“VHDL File”, Step04:点击ok进入Quartus II文本编辑方式,在文本框中编辑输入8位全加器的VHDL源程序。 在VHDL源程序中,A和B是两个8位二进制输入信号,CIN是低位进位输入信号,SUM是8位加数之和的输出信号,COUT是向高位进位的输出信号。 设计文件存盘与编译 Step05:完成程序编辑后,以adder8.vhd为文件名将二选一数据的VHDL源程序设计文件保存在工程目录中,*.vhd表示VHDL文本文件。 Step06:在Quartus II环境下,执行“Processing”的“start Compilation”命令,或者在主窗口上直接单击“start Compilation”按钮,对adder8.vhd设计文件进行编译。如果输入无语法错误的话,编译完成后的结果如下图所示: Step07:结果中给出了所设计的程序占选用芯片的资源情况,adder8所占用的EPF10K10LC84-3芯片宏单元的2%,占用引脚数为44%,没有用存储单元。 仿真设计文件 Step08:程序编译完成后,重新执行“file”的“New”命令,在弹出的编辑文件类型对话框中,选择“other file”中的“Vector Waveform File”,点击“ok”。 Step09:在弹出的新对话框中单击右键,选择“Insert Node or Bus”命令, Step10:在所弹出的对话框中点击“Node Finder”命令 Step11:点击“list”命令, Step12:点击“ok”,给所要仿真的输入信号赋初值,现给A的值为32,B为2,CIN为0。 Step13:波形文件编辑结束后,以adder8.vwf为文件名将波形文件保存在工作目录中。波形文件存盘后,执行执行“Processing”的“start Simulation”命令,8位加法器电路的仿真波形如图所示: 引脚分配 Step14:执行“Assignments”菜单中的“Pin Planner”命令,为芯片进行引脚分配,如下图所示: 编程下载 Step15:完成引脚锁定操作后,再次对设计文件进行编译,排查错误并生成编程下载文件,执行Quartus II主窗口“Tools”菜单下的“Programmer”命令,设置编程方式为ByteBlasterMV方式,并将“JTAG”模式更改为“Passive Serial”模式。 Step16:用并行电缆将开发实验平台与计算机的并口接在一起,执行Quartus II的“Start Programming”命令,将8位加法器设计文件下载到EPF10K10LC84-3目标芯片中,硬件验证8位加法器的功能。 三、思考题 如何用原理图实现8位加法器设计,两种设计方法各有什么优势。 yuan, an increase of 17.5%; local government general budget revenue of 500 million Yuan, ... Painting, model culture creates new Ma Church community, creating Lake scenic spot culture education base, received high evaluation from provincial and municipal discipline Inspection Commission, the peoples daily special report. Constantly promote independ

您可能关注的文档

文档评论(0)

bguarfan + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档