数字时钟(数字逻辑课程设计报告.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字时钟(数字逻辑课程设计报告

数字时钟 班级: 学号: 姓名: 指导老师: 提交日期:2011年1月8日 系统简介: 使用VHDL语言编写程序完成数字时钟的功能设计,利用软件进行编译和仿真,最后利用实验箱实现系统。 功能简介: 完成时钟的计时、调整,整点报时等基础功能,完成闹钟的设置、开启和关闭功能,整点报时的开启和关闭功能,完成日期设定和显示功能。 总体结构逻辑框图: 状态图: 各模块电路图及程序: 整体电路连接图: 总控制模块: 时钟脉冲分频元件: library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; entity dc4_1clkdmux is port( clk:in std_logic; clk1,clk4,clk512:out std_logic); end dc4_1clkdmux; architecture clkdmux of dc4_1clkdmux is signal c1:std_logic_vector(9 downto 0); begin process (clk) begin if clkevent and clk=1then c1=c1+1; end if; clk1=c1(9);clk4=c1(7); clk512=c1(0); end process; end clkdmux; 模式控制元件: library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; entity dc4_2mode is port( clk4,bt_m:in std_logic; mode:out std_logic_vector(1 downto 0); cr1,cr2:out std_logic); end dc4_2mode; architecture mode of dc4_2mode is signal modx:std_logic_vector(1 downto 0); signal c1,c2:std_logic; begin process (clk4,bt_m) begin if clk4event and clk4=1 then if bt_m=1 then modx=modx+1;c2=1; else c2=0; end if; end if; if modx=00 then c1=1; else c1=0; end if; mode=modx; cr1=c1;cr2=c2; end process; end mode; 调节项目控制元件: library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; entity dc4_2mode is port( clk4,bt_m:in std_logic; mode:out std_logic_vector(1 downto 0); cr1,cr2:out std_logic); end dc4_2mode; architecture mode of dc4_2mode is signal modx:std_logic_vector(1 downto 0); signal c1,c2:std_logic; begin process (clk4,bt_m) begin if clk4event and clk4=1 then if bt_m=1 then modx=modx+1;c2=1; else c2=0; end if; end if; if modx=00 then c1=1; else c1=0; end if; mode=modx; cr1=c1;cr2=c2; end process; end mode; 数码管显示元件: library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; entity dc4_4sel is port( clk:in std_logic; sel:out std_logic_vector(2

文档评论(0)

elouwn + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档