移位寄存器(中科大数电实验)程序.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验原理 具有寄存数据功能的逻辑电路称为寄存器。移位寄存器是指寄存器中所存的代码能够在移位脉冲的作用下依次左移或右移。 既能左移又能右移的移位寄存器称为双向移位寄存器,只需要改变左、右移的控制信号便可实现双向移位。根据存取信息的方式不同移位寄存器可分为:串入串出、串入并出、并入串出、并入并出四种形式。 实验器件 (二)验证双向移位寄存器74LS194的逻辑功能,把74LS194的CR端置1,DA、DB、DC、DD、S1、S0端接开关,QA—QD接LED。 1、 S1S0=11, DA—DD分别为0110和1001,观察并记录QA—QD; 2、 S1S0=00,观察并记录QA—QD; 3、 S1S0=01,取初态QA—QD :1000,使SR与QD相连,观察并记录QA—QD; 4、 S1S0=10,取初态QA—QD :0001,使SL与QA相连,观察并记录QA—QD; 实验三 移位寄存器及其应用 一、实验目的 二、实验原理 三、实验器件 四、实验内容 实验目的 1、进一步掌握时序逻辑电路的设计步骤和方法; 2、熟悉和了解移位寄存器的工作原理功能及应用方法; 3、熟悉中规模4位双向移位寄存器的逻辑功能。 D1 1 0 A1 D2 1 0 A2 D3 1 0 A3 D4 1 0 A4 CP 中规模双向移位寄存器型号为74LS194 其中DA、 DB 、 DC 、 DD为并行输入端;QA、QB、QC、QD为并行输出端;SR为右移串行输入端,SL为左移串行输入端;S1、S0为操作模式控制端;CR为异步清零端;CP为时钟脉冲输入端。 74LS194有5种不同操作模式:并行送数寄存,右移(方向由QA至QD),左移(方向由QD至QA),保持及清零。S1、S0和Rd端的控制作用如表1所示. 双D触发器74LS74两块 四位双向移位寄存器74LS194一块 实验内容 (一)用四块D触发器(两块74LS74)按下图连成一个四位输出移位寄存器 1、从D0端串行输入,寄存器初态设为Q3—Q0::0001、0110、0101、0111,在每种状态下把D0接至Q3,观察并记录输出。 2、把D0端串行输入Q3—Q0:0000,0101。把D0接至Q3,观察并记录输出。 D0 0 A1 D1 0 A2 D2 0 A3 D3 0 A4 CP Q0 Q1 Q2 Q3 LED LED LED LED 串行输入 思考题: 1、在N位移位寄存器中,串行输入N位二进制数需要多少个CP?送数的的次序应从高位到低位,还是地位到高位?说明原因。 2、设计一个按 7 14 13 11 循环计数的自启动四位环形计数器,画出逻辑图。

文档评论(0)

知识宝库 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档