- 1、本文档共23页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
闰年补偿功能的数字日历论文-毕业论文
湖南工程学院
课 程 设 计
课程名称 EDA技术
课题名称 基于FPGA的具有闰年补偿功能的
数字日历
专 业
班 级
学 号
姓 名
指导教师 郭照南
2014 年 12 月 8 日
D题
(注:完成人员:01班的24号、30号和34号;02班的28号和29号)
湖南工程学院
课 程 设 计 任 务 书
课程名称 EDA技术
课 题 基于FPGA的具有闰年补偿功能的数字日历
专业班级 电子科学与技术
学生姓名 蒋玉
学 号 201201180134
指导老师 郭照南
审 批
任务书下达日期2014年12月8日星期一
设计完成日期 2014年12月19日星期五
设计内容与设计要求 一.设计内容:
用FPGA为核心器件,用VHDL为设计手段设计制作一个具有大小月份自动调节和闰年补偿功能的数字日历,具体设计要求如下:
1、用7个数码管从左到右分别显示年(后两位)、月、日和星期;星期与日之间隔开一位。
2、年计数从00到99循环;月、日的计数显示均从1开始,并具备大小月份自动调节和闰年补偿功能,即日期的计数实现大月31天,小月30天,二月28天或29天(闰年)的自动调整(注意:7、8月均为大月)。
3、对星期的计数显示从1到6再到日(日用8代替);注意星期应和实际日历相吻合。
4、具备日历调整功能和节日提醒功能。
要求采用分层次描述方式,且用图形输入和文本输入混合方式建立描述文件。QuartusⅡ中完成顶层设计并编译通过;
在QuartusⅡ中完成设计下载并调试电路;
写出设计报告;
主要设计条件 提供EDA设计环境和EDA软件QuartusⅡ;
提供 EDA实验箱和CPLD下载装置;
说明书格式 课程设计报告书封面;
任务书;
说明书目录;
设计总体思路;
单元电路设计;
总电路设计;
设计调试体会与总结;
附录;
参考文献。
注意:每个人的课程设计报告说明书不得雷同!
课程设计报告说明书要求用16开纸打印! 进 度 安 排 第一周:
星期一 上午 安排任务、讲课。
星期一下午~星期五 查资料、设计
第二周:
星期一~星期二 设计输入和设计仿真〈四楼EDA室〉
星期三 低层编译和设计下载〈四楼EDA室〉
星期四 调试电路、写总结报告;
星期五 答辩 参 考 文 献 《EDA技术实用教程》第四版 潘松主编
《电子技术与EDA技术课程设计指导》 郭照南主编 中南大学出版社
《电子线路设计、实验、测试》 谢自美主编 华中理工出版社
目 录
一、设计总体思路
1.1设计内容……………………………………1
1.2设计要求……………………………………1
1.3设计思路……………………………………1
1.4设计框图……………………………………2
二、单元电路设计及仿真
2.1年计数器……………………………………2
2.2月计数器……………………………………4
2.3日计数器……………………………………6
2.4星期计数器…………………………………8
2.5提醒模块……………………………………9
2.6控制模块……………………………………10
2.7显示模块……………………………………11
三、总电路设计………………………………..13
四、设计调试总结与体会……………………..13
五、附录………………………………………..15
六、参考文献…………………………………..15
附:课程设计评分表一、设计总体思路
1.1设计内容
用FPGA为核心器件,用VHDL为设计手段设计制作一个具有大小月份自动调节和闰年补偿功能的数字日历,具体设计要求如下:
1、用7个数码管从左到右分别显示年(后两位)、月、
文档评论(0)