实验七数据选择与译码显示剖析.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数据选择器设计及应用 浙江大学计算机学院实验教学中心 逻辑与计算机设计基础实验 数据选择器设计及应用 数据选择器设计及应用 数据选择器设计及应用 数据选择器设计及应用 数据选择器设计及应用 2015~2016秋冬 7 * * 数据选择器设计及应用 掌握数据选择器的工作原理和逻辑功能 掌握数据选择器的使用方法 掌握数码管显示控制方法和4位数码管扫描显示方法 掌握按键去抖原理和实现方法 * * 数据选择器设计及应用 实验设备 装有ISE的计算机系统 1台 Spartan III实验板 1套 实验材料 无 * * 数据选择器设计及应用 采用case语句实现4位七段数码管的扫描显示 使用按键增加各位七段数码管显示的数字 设计按键去抖动电路,加入到上述电路中 * * 数据选择器设计及应用 按键去抖动 抖动原因:按键按下或放开时,存在机械震动 抖动时间一般在10~20ms 按键去抖动方法:延时,以避开机械抖动 * * 数据选择器设计及应用 每位数码管由7段数码管和1个小数点的LED构成 4个数码管的8个LED的一端连在一起,另一端为点亮控制 共阳连接:8个LED正极连在一起,负极低电平时点亮 共阴连接:8个LED负极连在一起,正极高电平时点亮 * * 数据选择器设计及应用 显示多位数码时,利用视觉残留效果,分时扫描每位数码管对应的位控制引脚 共阳连接:8个LED正极连在一起,负极低电平时点亮 共阴连接:8个LED负极连在一起,正极高电平时点亮 * * 数据选择器设计及应用 * * 数据选择器设计及应用 计数器的clk来自板载时钟(50MHz),计数器作用是对其分频后输入到数据选择器,并作为数码管扫描显示时钟 计数器的分频系数不能太小,也不能太大 * * 数据选择器设计及应用 设计基本4选1数据选择器,可以使用两个拨动开关sw[6]和sw[7]作为选择输入,另外4个拨动开关作为数据输入;选择器的输出端接在发光二极管LED0上 module basic_4to1_mux(in, led0); input wire [7:0] in; output wire led0; always @(in[3:0], in[7:6]) begin case (in[7:6]) 2b00 : led0 = in[0]; 2b01 : led0 = in[1]; 2b10 : led0 = in[2]; 2b11 : led0 = in[3]; endcase end endmodule * * 数据选择器设计及应用 用case语句实现四位七段数码管的扫描显示和显示译码,并封装成模块 module displayswitch(clk, digit_anode, segment); // port declaration, and define variable: disp_num assign disp_num = 16b1010_1011_1100_1101; // display AbCd“ display DISPLAY_0(clk, disp_num, digit_anode, segment); endmodule module display(clk, disp_num, digit_anode, segment); // port declaration, and define variable: cnt, num always @(posedge clk) begin // increment counter case (cnt[11:10]) // display each digit according to cnt[11:10] endcase case (num) // display 0~F accroding to num endcase end endmodule * * 数据选择器设计及应用 module displayswitch(clk, btn_in, digit_anode, segment); // port declaration, and define variable: disp_num initial disp_num = 16b1010_1011_1100_1101; // display AbCd always@(posedge btn_in[0]) disp_num[ 3: 0]= disp_num[ 3: 0] + 4d1; always@(posedge btn_in[1]) disp_num[

文档评论(0)

baobei + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档