模拟电子技术课设计报告(样例).docVIP

  • 15
  • 0
  • 约1.09万字
  • 约 15页
  • 2016-10-01 发布于贵州
  • 举报
模拟电子技术课设计报告(样例)

大庆师范学院 模拟电子技术课程设计报告 设计课题: 数字电子钟的设计 姓 名: 学 院: 物 电 学 院 专 业: 电子信息工程 班 级: 07级(1) 目 录 1.设计的任务与要求…………………………………………………………………1……………………………………………………………………1 3.单元电路的设计和元器件的选择…………………………………………………5 3.1 六进制电路……………………………………………………………6 3.2 十进制计数电路的设计………………………………………………………6 3.3 六十进制计数电路的设计……………………………………………………6 3.4双六十进制计数电路的设计…………………………………………………7 3.5时间计数电路的设计…………………………………………………………8 3.6 校正电路的设计………………………………………………………………8 3.7 时钟电路的设计…………………………………………………………8 3.8 整点报时电路的设计…………………………………………………………9 3.9 主要元器件的选择…………………………………………………………10 4.系统电路总图及原理……………………………………………………………10 5.经验体会…………………………………………………………………………10 5.1.设计过程中遇到的问题及其解决方法…………………………………… 5.2 设计体会…………………………………………………………………对该设计的建议…………………………………………………………………………………………………………………………………………12 附录A:系统电路原理图……………………………………………………………13 附录B:元器件清单…………………………………………………………………14 数字电子钟的设计 1. 设计的任务与要求 数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。 因此,我们此次设计数字钟就是为了了解数字钟的原理,从而学会制作数字钟。而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法。且由于数字钟包括组合逻辑电路和时叙电路。通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法。 1.1设计指标 1. 时间以12小时为一个周期; 2. 显示时、分、秒; 3. 具有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间; 4. 计时过程具有报时功能,当时间到达整点前10秒进行蜂鸣报时; 5. 为了保证计时的稳定及准确须由晶体振荡器提供表针时间基准信号。 1.2 设计要求 1. 画出电路原理图(或仿真电路图); 2. 元器件及参数选择; 3. 编写设计报告 写出设计的全过程,附上有关资料和图纸,有心得体会。 2. 方案论证与选择 2.1 数字钟的系统方案 数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定。通常使用石英晶体振荡器电路构成数字钟。 图1 数字钟框图 2晶体振荡器电路 晶体振荡器电路给数字钟提供一个频率稳定准确的32768的方波信号,可保证数字钟的走时准确及稳定。不管是指针式的电子钟还是数字显示的电子钟都使用了晶体振荡器电路。一般输出为方波的数字式晶体振荡器电路通常有两类,一类是用门电路构成;另一类是通过非门构成的电路,本次设计采用了后一种。如图(b)所示,由非门与晶体、电容和电阻构成晶体振荡器电路,实现整形功能,将振荡器输出的近似于正弦波的波形转换为较理想的方波。输出反馈电阻R1为非门提供偏置,使电路工作于放大区域,即非门的功能近似于一个高增益的反相放大器。电容、与晶体构成一个谐振型网络,完成对振荡频率的控制功能,同时提供了一个度相移,从而和非门构成一个正反馈网络,实现了振荡器的功能。由于晶体具有较高的频率稳定性及准确性,从而保证了输出频率的稳定和准确。 图2 CMOS 晶体振荡器(仿真电路) 2.3 时间计数电路 一般采用进制计数器如74H

文档评论(0)

1亿VIP精品文档

相关文档