第8章触发器与时逻辑电路.docVIP

  • 44
  • 0
  • 约3.58万字
  • 约 24页
  • 2016-10-06 发布于贵州
  • 举报
第8章触发器与时逻辑电路

第8章 触发器与时序逻辑电路 新课引入 组合逻辑电路的输出状态只取决于当时的输入状态,而时序逻辑电路有两个互补输出端,其输出状态不仅取决于当时的输入状态,还与电路的原来状态有关,这说明事序逻辑电路具有记忆功能。 在数字系统中,既有能够进行逻辑运算和算术运算的组合逻辑电路,也需要具有记忆功能的时序逻辑电路。组合电路的基本单元是门电路,时序电路的基本单元是触发器。 8.1.1 集成双稳态触发器 1.双稳态触发器的基本特点 如图8-1所示为由两个与非门电路,加上交叉反馈线耦合而成的具有双稳态记忆的器件,它有两个互补输端Q和,当Q=1,时,叫做1稳态;当Q=0,时,叫做0稳态。 当触发器输入信号不变时,其输出处于稳定状态;只要输入信号变化,则触发器才可能发生改变,形成新的稳定状态。 2.触发器的种类 触发器按类型,可分为三大类: 根据有无时钟脉冲触发可分为两类:基本无时钟触发器与时钟 控制触发器。 (2)根据电路结构不同可分为四种:同步RS触发器、主从触发器、维持阻塞触发器和边沿触发器。 (3)根据逻辑功能不同可分为五种:RS触发器、JK触发器、D触发器、T触发器、触发器。 在分析触发器的功能时,一般采用功能表、特性方程和状态图来描述其功能。研究触发方式时,主要是分析输入信号的加入与触发脉冲之间的时间关系。 8.1.2 常用触发器 1.基本RS触发器 (1)基本RS触发器的结构与

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档