DSP技术与应习题库及答案.docVIP

  • 22
  • 0
  • 约1.49万字
  • 约 9页
  • 2017-03-06 发布于广东
  • 举报
DSP技术与应习题库及答案

一、填空题 第一章 1.数字信号处理特点 大量的实时计算(FIR IIR FFT), 数据具有高度重复 (乘积和操作在滤波、卷积和FFT中等常见) 。 2.信号处理的作用 信号改善;信号检测、估计等 3.信号处理的方法信号波形分析/变换、 滤波 、 现代谱估计/分析 、 自适应滤波等。 信息系统包括 采集 、 传输 、 处理、 等。 数字信号处理常用算法有 FIR 滤波 、 IIR 滤波 、 离散傅里叶变换 、 卷积 、离散余弦变换等 6.处理器速度的提高得益于器件水平 、 处理器结构 、 并行技术 等。 7.DSP结构特点包括采用哈佛结构体系、 采用流水线技术 、 硬件乘法器 、 多处理单元 、 特殊的DSP指令。 8.DSP芯片按用途分为 通用型DSP 、 专用型DSP 。 9.DSP芯片按数据格式分为 浮点型 、 定点型 。 第二章 1.C28x芯片具有 C27X 、 C28X 、 C2XLP 操作模式。 2.C28x芯片模式选择由 ST1 中的 AMODE 和 OBJMODE 位组合来选定模式。 3.CPU内核由 CPU、 仿真逻辑 、 接口 组成。 4.CPU主要特性是 保护流水线、 独立寄存器空间 算术逻辑单元 ALU 、 地址寄存器算术单元 ARAU 、 循环移位器 乘法器 。 5.CPU信号包括存储器接口信号、 时钟和控制信号、 复位和中断信号 、 仿真信号 。 6.TMS320F2812组成特点是 32位、 定点、 改进哈佛结构、 循环的寻址方式。 7.存储器接口有 3 组地址总线。 8.存储器接口有 3 组数据总线。 9.存储器接口地址总线有 PAB 、 DRAB 、 DWAB 、 10.CPU中断控制寄存器有 IFR 、 IER 、 DBGIER 。 11.ACC累加器是 32 位的,可表示为 ACC 、 AH 、 AL 。 12.被乘数寄存器是 32 位的,可表示为 XT 、 T 、 TL 。 13.乘数结果寄存器是 32 位的,可表示为 P 、 PH 、 PL 。 14.数据页指针寄存器 16 位的,有 65536 页,每页有 64个 存储单元。数据存储空间容量是 4M字 。 15.堆栈指针复位后SP指向地址是 0x000400h 。 第三章 1.DSP芯片内部包含存储器类型有 片内双访问存储器 DARAM 、片内单访问程序/数据RAM(SARAM) 、掩膜型片内ROM存储器 、 闪速存储器(Flash) 一次性可编程存储器(OTP) 。 2.C28x具有 32 位的数据地址和 22 位的程序地址,总地址空间可达16位)的数据空间和 4M 字的程序空间。 3.在程序地址中保留了 64 个地址作为CPU的 32 个中断向量。 通过STl的位 VMAP 向量映像到程序空间的 顶部或底部。 C28x包含两个单周期访问的存储器SARAM地址是 0x000000H-0x0007FFH 、 0x008000H-0x009FFFH 。 5.单口随机读/写存储器,在单个机器周期内只能被访问 1 次。 C28x 片内SARAM分 5 块。 7.MO和M1每块的大小为 1K*16其中,MO映像至地址 0x000000—0x0003FFh,M1映像至地址 0x000400-0x007FFH 。 8.LO和L1每块的大小为4K*16其中,LO映像至地址 0x008000H-0x008FFFH ,L1映像至地址 0x009000H-0x009FFFh 。 9.HO大小为 8K*16 位,映像至地址 0x3F80000H-0x3F9FFFh 。 10.C28x包含位的Flash存储器1K*16位的OTP 11.Flash存储器被分成 4 个8Kxl6位单元和 8 个16Kxl6位的单元 12.外部扩展接口映射到 5 个独立的存储空间ZONE0/1/2/6/7 。 13.用户可以通过软件改变XINTCNF2寄存器的制Boot ROMXINTF Zone7的映射。 14.微处理器模式 Zone7映射到高位置地址空间,中断向量表可以定位 在外部存储空间。BootROM 15.微计算机模式 Zone 7被屏蔽且中断向量表从BootROM中获取。 16.Zone2和Zone6共享外部地址总线,片选信号分别是 XZCS2 和 XZCS6AND7

文档评论(0)

1亿VIP精品文档

相关文档