VH计算机DL语言正弦波信号发生器设计.docVIP

  • 3
  • 0
  • 约1.55千字
  • 约 8页
  • 2016-10-10 发布于江苏
  • 举报

VH计算机DL语言正弦波信号发生器设计.doc

AS正弦波信号发生器设计 一、实验内容 1.设计一正弦信号发生器,采用ROM进行一个周期数据存储,并通过地址发生器产生正弦信号。(ROM:6位地址8位数据;要求使用两种方法:VHDL编程和LPM) 2.正弦信号六位地址数据 128,140,153,165,177,188,199,209,219,227, 235,241,246,250,253,255,255,254,252,248,244, 238,231,223,214,204,194,183,171,159,147,134, 121,109,96,84,72,61,51,41,32,24,17,11,7, 3,1,0,0,2, 5,9,1420,28,36,46,56,67,78,90,102,115,127。 实验原理 正弦波信号发生器是由地址发生器和正弦波数据存储器ROM两块构成,输入为时钟脉冲,输出为8位二进制。 地址发生器的原理 地址发生器实质上就是计数器,ROM的地址是6位数据,相当于64位循环计数器。 只读存储器ROM的设计 、VHDL编程的实现 ①基本原理:为每一个存储单元编写一个地址,只有地址指定的存储单元才能与公共的I/O相连,然后进行存储数据的读写操作。 ②逻辑功能:地址信号的选择下,从指定存储单元中读取相应数据。 (2)、基于LPM宏功能模块的存储器的设计 ①LPM:Library of

文档评论(0)

1亿VIP精品文档

相关文档