计算机组成原理题3 - 国防科学技术大学.docVIP

计算机组成原理题3 - 国防科学技术大学.doc

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机组成原理题3 - 国防科学技术大学

计算机组成原理试题3、选择题(共20分,每题1分) 1.直接、间接、立即三种寻址方式指令的执行速度,由快至慢的排序是______。 A.直接、立即、间接; B.直接、间接、立即; C.立即、直接、间接立即、间接直接2.存放欲执行指令的寄存器是______。 A.MAR; B.PC; C.MDR; D.IR。 3.在独立请求方式下,若有N个设备,则______。 A.有一个总线请求信号和一个总线响应信号; B.有N个总线请求信号和N个总线响应信号; C.有一个总线请求信号和N个总线响应信号;有N个总线请求信号和个总线响应信号4.下述说法中______是正确的。 A.半导体RAM信息可读可写,且断电后仍能保持记忆; B.半导体RAM是易失性RAM,而静态RAM中的存储信息是不易失的; C.半导体RAM是易失性RAM,而静态RAM只有在电源不掉时,所存信息是不易失的。 5.DMA访问主存时,向CPU发出请求,获得总线使用权时再进行访存,这种情况称作______。 A.停止CPU访问主存; B.周期挪用; C.DMA与CPU交替访问6.计算机中表示地址时,采用______ 。 A.原码; B.补码; C.反码; D.无符号数。 7.采用变址寻址可扩大寻址范围,且______。 A.变址寄存器内容由用户确定,在程序执行过程中不可变; B.变址寄存器内容由操作系统确定,在程序执行过程中可变; C.变址寄存器内容由用户确定,在程序执行过程中可变.变址寄存器内容由确定,在程序执行过程中可变8.由编译程序将多条指令组合成一条指令,这种技术称做_______。 A.超标量技术; B.超流水线技术; C.超长指令字技术超字长9.计算机执行乘法指令时,由于其操作较复杂,需要更多的时间,通常采用______控制方式。 A.延长机器周期内节拍数的; B.异步; C.中央与局部控制相结合的步;10.微程序放在______中。 A.存储器控制器; B.控制存储器; C.主存储器11.在CPU的寄存器中,______对用户是完全透明的。 A.程序计数器; B.指令寄存器; C.状态寄存器.寄存器。12.运算器由许多部件组成,其核心部分是______。 A.数据总线; B.算术逻辑运算单元; C.累加寄存器; D.多路开关。 13.DMA接口______。 A.可以用于主存与主存之间的数据交换; B.内有中断机制; C.内有中断机制,可以处理异常情况.内中断机制14.CPU响应中断的时间是______。 A.中断源提出请求; B.取指周期结束; C.执行周期结束.周期结束。 15.直接寻址的无条件转移指令功能是将指令中的地址码送入______。 A.PC; B.地址寄存器; C.累加器.。16.三种集中式总线控制中,______方式对电路故障最敏感。 A.链式查询; B.计数器定时查询; C.独立请求17.一个16K×32位的存储器,其地址线和数据线的总和是______。 A.48; B.46; C.3618.以下叙述中错误的是______。 A.指令周期的第一个操作是取指令; B.为了进行取指令操作,控制器需要得到相应的指令; C.取指令操作是控制器自动进行的19.主存和CPU之间增加高速缓冲存储器的目的是______。 A.解决CPU和主存之间的速度匹配问题; B.扩大主存容量; C.既扩大主存容量,又提高了存取速度.扩大存容量20.以下叙述______是错误的。 A.一个更高级的中断请求一定可以中断另一个中断处理程序的执行; B.DMA和CPU必须分时使用总线; C.DMA的数据传送不需CPU控制、填空(共20分,每空1分) 1.设24位长的浮点数,其中阶符1位,阶码5位,数符1位,尾数17位,阶码和尾数均用补码表示,且尾数采用规格化形式,则它能表示最大正数真值是 A ,非零最小正数真值是 B ,绝对值最大的负数真值是 C ,绝对值最小的负数真值是 D (均用十进制表示)。2.变址寻址和基址寻址的区别是:在基址寻址中,基址寄存器提供 A , 指令提供 B ; 而在变址寻址中,变址寄存器提供 C ,指令提供 D 。3.影响流水线性能的因素主要反映在 和 两个方面。4. 5. 缓存是设在 和 之间的一种存储器,其速度 匹配,其容量与 有关。 6.CPU响应中断时要保护现场,包括对 A 和 B 的保护,前者通过 C 实现,后者可

文档评论(0)

nbc152 + 关注
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档