计数式8位AD换器 设计.docVIP

  1. 1、本文档共12页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计数式8位AD换器 设计

计数式8位A/D转换器的设计与制作 1、 设计目的: 1.1 培养理论联系实际的正确设计思想,训练综合运用已经学过的理论和生产实际知识去分析和解决工程实际问题的能力。 1.2 学习较复杂的电子系统设计的一般方法,提高基于模拟、数字电路等知识解决电子信息方面常见实际问题的能力,由学生自行设计、自行制作和自行调试。 1.3 进行基本技能训练,如基本仪器仪表的使用,常用元器件的识别、测量、熟练运用的能力,掌握设计资料、手册、标准和规范以及使用仿真软件、实验设备进行调试和数据处理等。 1.4 培养学生的创新能力。 2、 设计要求: 2.1 电源外接±5V; 2.2 输出数字量8位; 2.3 误差1LSB; 2.4 带转换开始控制; 2.5 输入电压直流电压0~4V; 2.6 主要单元电路和元器件参数计算、选择; 2.7 画出总体电路图; 2.8 安装自己设计的电路,按照自己设计的电路,在通用板上焊接。焊接完毕后,应对照电路图仔细检查,看是否有错接、漏接、虚焊的现象; 2.9 调试电路; 2.10 电路性能指标测试; 2.11 提交格式上符合要求,内容完整的设计报告; 元器件列表:555定时器、100欧电阻*2、C473、74161*2、74LS00、DAC0832、LM324、20K电SM410363 、474 电容 、MC4553 、4511 、LM324 、1k欧电阻*3、2k欧电阻、 6.2k欧电阻、双向开关一个、导线若干。 3、 设计内容 3.1 总体设计 3.1.1 总体原理 计数式8位A/D转换器是由555定时器构成的多谐振荡器,产生的方波信号通过74LS00与非门电路将信号与比较器中输出信号处理后送往由两个74161构成的计数器构成的控制电路,方波出现一次上升沿,计数器由零开始向上计数,再由控制电路将信号发送至DAC0832数模转换器,数摸转换器连续的将计数值转换为电压信号,输出的信号再通过LM324构成的比较器与20K的电位器产生的输入电压进行比较,当输入电压大于数模输出电压时,计数器继续计数,直到两者相等的瞬间才停止计数,保存在计数器内的数即代表输入电压值。 3.2部分设计 3.2.1信号发生器 信号发生器原理图如下图所示,它是由555定时器构成的多谐振荡器,电源接通瞬间,电容充电,当电容C473充电到两端电压为2/3的Vcc时,触发器复位,Vo为低电平,电容C473放电,,当两端电压下降到1/3的Vcc时,触发器又被复位,Vo翻转为高电平。从而使信号发生器产生方波信号。 555定时器它是一种时基电路是一种应用极为广泛的中规模集成电路。该电路使用灵活、方便,只需外接少量的阻容元件就可以构成单稳、多谐和施密特触发器。因而广泛用于信号的产生、变换、控制与检测。74LS00 74LS00的管脚图如下图所示: 图四 74LS00管脚图 产生的方波与比较器输出的电压再经过74LS00的一个与非门,输出的信号再输入控制电路。 将另两个与非门开关与74LS00中的两个与非门以及两个10k欧电阻构成基本RS触发器,用于x输入,主要起清零作用。结构图如下图所示: 图五 基本RS触发器 3.2.3控制电路 控制电路是由两个74161计数器串联构成的,以串行进位的方式连接,其中,片1的进位输出信号RCO直接作为片2的计数脉冲CP,显然这是一个异步计数器。片1片2的使能端ET EP 1,因而它们总是处于计数状态,随着方波脉冲的输入,逐渐向上计数。控制电路的原理图如下图所示: 图六 图七 上图 为 TTL 集成同步 4 位二进制递增计数器 74161 的引脚排列和逻辑功能示意图。 74161 是模 2 4 (四位二进制)同步计数器,具有计数、保持、预置、清 0 功能。它由四个 JK 触发器和一些控制门组成,其中 CP 是计数输入脉冲,上升沿有效; Q 0 ~Q 3 是计数输出端, Q 3 为最高位; CO 是进位信号输出端; D 0 D 3 为预置数并行输入端; CT T 和 CT P 是工作状态控制端。 D / A转换器DAC0832 DAC0832 是采用CMOS 工艺制成的单片电流输出型8 位数 / 模转换器。它将输入的八位电平信号转换为电压信号输出,下图是DAC0832 的逻辑框图及引脚排列。 图八 芯片DAC0832的数字电压输入端口(DI7~DI0)与两个74161的8位输出端相连;两个电流输出接入比较器LM324。 3.2.5 LM324比较器 LM324是四运放集成电路它的内部包含四组形式完全相同的运算放大器,除电源共用外,四组运放相互独立。每一组运算放大器可用图1所示的符号来表示,它有5个引出脚,其中“+”、“-”为两个信号输入端,“V+”、“V-”为正、负电源端,“Vo”为输出端。两个

文档评论(0)

shi194121 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档