基于D触发器的异八进制计数器设计.docVIP

  • 19
  • 0
  • 约2.59万字
  • 约 18页
  • 2016-10-14 发布于贵州
  • 举报
基于D触发器的异八进制计数器设计

深圳职业技术学院 Shenzhen Polytechnic 集成电路设计技术 课程设计报告 课题名称:基于D触发器的异步八进制计数器设计 学 院: 电子与通信工程学院 班 级: 11微电子1班 组 员: 学 号: 指导老师: 2013年6月21日 摘要 计数器是数字系统中应用最广泛的时序逻辑部件之一,所谓计数器就是计算输入脉冲的个数。Tanner Research 公司开发的基于Windows平台的用于集成电路设计的工具软件Tanner EDA 7.X,对异步复位八进制计数器进行芯片原理图设计、输入、仿真以及版图设计、DRC验证和LVS验证。 【关键词】 计数器 版图设计 DRC LVS Abstract The counter is a digital system the timing of the most widely used one of logic components, the so-called counter is to calculate the number of input pulses. Tanner Research has developed a Windows-based platfo

文档评论(0)

1亿VIP精品文档

相关文档