- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电子秒表的设计_数电实训实验报告
数字电子技术 课程设计报告
(2011—2012学年 第二学期)
题 目
系 别 电子与电气工程系
专 业
班 级
学 号
姓 名
指导教师
完成时间
评定成绩
目 录
一、设计的目的
二、设计的内容与要求
三、设计方案
四、设计总结
五、参考文献
设计的目的
设计的内容与要求
设计方案
=1;门2输出Q=0,K2复位后Q、状态保持不变。再按动按钮开关K1;则Q由0变为1,门5开启,为计数器启动作为准备。由1变0,启动单稳态触发器工作。
基本RS触发器在电子秒表中的职能是启动和停止秒表的工作。
单稳态触发器
图1-1中单元II为用集成与非门构成的微分型单稳态触发器,图17-2为各点波形图。
单稳态触发器的输入触发脉冲信号V1由基本RS触发器端提供,输出负脉冲V0通过非门加到计数器的清除端R。
静态时,门4应处于截止状态,故电阻R必须小于门的关门电阻ROFF。定时元件RC取值不同,输出脉冲宽度也不同。当触发脉冲宽度小于输出脉冲宽度时,可以省去输入微分电路的RP和CP。
单稳态触发器在电子秒表中的职能是为计数器提供清零信号。
图1-1 电子秒表原理图
3时钟发生器
图1-1中单元III为用555定时器构成的多谐振荡器,是一种性能较好的时钟源。
调节电位器RW,使在输出端3获得频率为50HZ的矩形波信号,当基本RS触发器Q=1时,门5开启,此时50HZ脉冲信号通过门5作为计数脉冲加于计数器①的计数输入端CP2。
计数及译码显示
二—五—十进制加法计数器74LS90构成电子秒表的计数单元,如图1—1中单元IV所示。其中计数器①接成五进制形式,对频率为50HZ的时钟脉冲进行五分频,在输出端QD取得周期为0.1S的矩形波脉冲,作为计数器②的时钟输入。计数器②及计数器③接成8421码十进制形式,其输出端与实验装置上译码显示单元的相应输入端连接,可显示0.1~0.9秒;1~9.9秒计时。
注:集成异步计数器74LS90
74LS90是异步二—五—十进制加法计数器,它既可以作二进制加法计数器,又可以作五进制和十进制加法计数器。
图17—3为74LS90引脚排列,表17—1为功能表。
通过不同的连接方式,74LS90可以实现四种不同的逻辑功能;而且还右借助R0(1)、R0(2)对计数器清零,借助S9(1)、S9(2)将计数器置9。其具体功详述如下:
计数脉冲从CP1输入,QA作为输出端,为二进制计数器。
计数脉冲从CP2输入,QDQLQH作为输出端,为异步五进制加法计数器。
若将CP2和QA相连,计数脉冲由CP1输入,QD、QC、QB、QA作为输出端,则构成 异步8421码十进制加法计数器。
若将CP1与QD相连,计数脉冲由CP2输入,QA、QD、QC、QB作为输出端,则构成 异步5421码十进制加法计数器。
清零、置9功能。
异步清零
当R0(1)、R0(2)均为“1”;S9(1)、S9(2)中有“0”时,实现异步清零功能,即QDQCQBQA=0000。
置9功能
当S9(1)、S9(2)均为“1”;R0(1)、R0(2)中有“0”时,实现置9功能,即QDQCQBQA =1001.
表17-1
1、+5V直流电源 2、双踪示波器
3、直流数字电压表 4、数字频率计
5、单次脉冲源 6、连续脉冲源
7、逻辑电平开关 8、逻辑电平显示器
9、译码显示器 10、74LS00×2 555×1 74LS90×3
电位器、电阻、电容若干
设计总结(1)本电路采用555定时器及电阻、电容组成多谐振荡器为74LS160提供时钟信号。
(2)由74LS00两个与非门组成RS触发器,以及两个74LS00、C3、R17组成单稳态电路。(3)利用74LS160作为十分频和加法计数,而U3、U4通过一个与非门进行级联。
(4)用两个7447作为译码驱动加到了数码管。
通过这次设计,使我加深了对数字电路的理解与应用,巩固了课本上所学的知识,真正实现了学以致用的目的。
参考文献
1、电子技术基础-部分,康华光,高等教育出版社,2006;
2、电子技术基础,童诗白,高等教育出版社,2001;
3、电子技术基础,王卫东,电子工业出版社,2010。
ocusing on ways and mean
原创力文档


文档评论(0)