组成原理考试试卷.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
组成原理考试试卷

1、总线中数据信号和地址信号分别用一组线路传输,这种传输方式称为 并行传送; 并行传输 2、在定点运算器中,无论采用双符号位还是单符号位,必须有溢出判断电路,它一般用 异或门来实现。(异或门) 3、操作控制器的功能是根据指令操作码和时序信号 ,产生各种操作控制信号,从而完成 取指令 _和执行指令的控制。(时序信号,取指令) 4、欲组成一个64K*16位的存储器,若选用1K*4位的存储器芯片共需 256 片。(256) 5、对存储器的要求是速度快、容量大、成本低,为解决这三者的矛盾,计算机、采用 多级存储器体系结构。(多级存储器) 6、Cache是一种__高速缓存___存储器,是为了解决CPU和主存之间速度不匹配而采用的一项重要的硬件技术(高速缓存) 7、高速缓存Cache的出现是为了解决CPU和主存的 速度不匹配 的问题。 利用桥可以实现总线间的 猝发式16K是2的14次方,也就是14根地址线了,后面的32就是数据线的根数了。所以总线数就是46HOST/PCI桥:提供CPU和PCI设备相互访问的通道,实现CPU空间和PCI空间的映射。 PCI-PCI桥:实现PCI设备的级联。 PCI/ISA或LPC桥:实现对ISA设备的兼容。 RISC是精简指令系统计算机 P55 比如求:Cache 命中率H;Cache/主存系统的访问效率e;平均访问时间Ta。 P93 关于桥在PCI总线体系结构中的功能及flash存储器的概念也是要搞清楚的 P199-200 P83-86 HOST/PCI桥:提供CPU和PCI设备相互访问的通道,实现CPU空间和PCI空间的映射。 PCI-PCI桥:实现PCI设备的级联。 PCI/ISA或LPC桥:实现对ISA设备的兼容。 FLASH闪存 闪存的英文名称是Flash Memory,一般简称为Flash,它属于内存器件的一种。 不过闪存的物理特性与常见的内存有根本性的差异: 目前各类 DDR 、 SDRAM 或者 RDRAM 都属于挥发性内存,只要停止电流供应内存中的数据便无法保持,因此每次电脑开机都需要把数据重新载入内存; 闪存则是一种不挥发性( Non-Volatile )内存,在没有电流供应的条件下也能够长久地保持数据,其存储特性相当于硬盘,这项特性正是闪存得以成为各类便携型数字设备的存储介质的基础。 以下这几个概念是否正确呢?是要注意的 寄存器间接寻址方式中,操作数处在堆栈。W 主存单元 2、当串行方式传送信息时,只有一条传输线,且采用脉冲传送。R 3、八位微型计算机中乘除法大多数用软件实现 R 4、在机器数补码中,零的表示是唯一的 R 5、计算机的外围设备是指除了CPU和内存以外的其他设备。R 6、所谓超标量流水,是指它具有两条以上的指令流水线。 R 7、微程序放在主存储器中。 W 微程序事先存放在控制存储器中

文档评论(0)

kabudou + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档