逻辑电路资材方案.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
逻辑模拟和数模混合模拟 说 明 基本的电子信号大致上可以区分为模拟信号与数字信号两种。 模拟信号是一种平滑而连续变化的信号,且其大小并无限制(如正 弦波、三角波、锯齿波或其它不规则波形)。处理这些模拟信号的电 子电路就称为模拟电路。 数字信号基本上是一种不连续变化的信号,通常是由一个只有高低 两种电压迅速改变所形成的脉冲,处理这些数字信号的电子电路称为 数字电路。因为数字电路又能执行逻辑运算,所以又称为逻辑电路。 数字电路往往只能存在于某些特定的电压上。 数字电路又分为组合逻辑电路和时序逻辑电路两大类。所谓组合逻 辑电路就是全由逻辑门组合的电路。类似于电阻性电路而时序逻辑电 路它是由最基本的逻辑门电路加上反馈逻辑回路(输出到输入)或器 件组合而成的电路。与组合电路最本质的区别在于时序电路具有记忆 功能 。它类似于含储能元件的电感或电容的电路 大多数数字电路元件有两种模型,一个是计时模型,它 描述元件的计时特性。另一个是I/O模型,它描述元件的负载 和驱动特性。数字电路元件所起的作用和电阻等在模拟电路 中起的作用是相似的,每个元件有一个和多个输入及一个或 多个输出,而有些元件(如触发器)具有记忆功能。 数字电路元件的计时特性是由计时模型和I/O模型共同决 定的,计时模型用来设置建立和持续时间的约束条件,传播 延迟设置为计时模型中的延迟和由电路负载所决定的附加延 迟时间之和,其负载延迟由及负载及引线电容共同决定。 数字集成电路 根据工艺的不同分为CMOS、TTL、ECL,最常用的是前两种 1 CMOS型。在数字芯片领域占主导地位,当代的大规模集成 电路和微处理器全是CMOS型。具有开关速度快、功耗低的特 点。根据电压分为2种: 5V型:包括74HC和74HCT系列----高速CMOS; 74AC和74ACT系列----超级CMOS 74AHC和74AHCT系列----超级高数CMOS 3.3V型:包括74LV和74LVC系列-----低电压CMOS 74LVC系列-----超低电压CMOS 2 TTL型 缺点是很容易被静电击穿,所以在实验和存放时 都要注意防止静电。 74---标准TTL 74S---肖特基势垒TTL 74AS—超级肖特基势垒TTL 74LS---低电压肖特基势垒TTL 74ALS---超级低电压肖特基势垒TTL 74F---快速TTL 常用的组合逻辑芯片 与门:7400 非门:7404 与非门:7401 与门: 7408 与或门:74HC58 与或非门:74LS51 74LS54 四位并行加法器: 74LS83A 74LS283 比较器:74LS85 译码器:74HC138 时序逻辑器件 时序逻辑电路由组合逻辑电路和存储单元和反 馈延迟电路组成。 常见的时序逻辑电路中两种器件:触发器和计数器 触发器 触发器:是一种典型的具有双稳态暂时存储功能的器件。 在各种复杂的数字电路中不但要对二进制信号进行运算, 还经常需要将这些信号和运算结果保存起来。为此需要使 用具有记忆功能的基本逻辑单元。它是能储存1位二进制 信号的基本单元电路. 分类:SR触发器、 D触发器、 主从JK触发器、T触发器 应用:1 并行数据存储 2 串入并出移位电路 3 分频 4 计数 SR锁存器及真值表 正常情况下,两个输出端保持 相反状态。输出状态由Q端决 定:Q 1,锁存器为1状态; Q 0,锁存器为0状态 D触发器及真值表 主从JK触发器 是脉冲沿触发的触发器。在触发器 内有两个部分。主触发器是一个基 本的脉冲触发器,而从触发器的脉 冲信号与主触发器是相反的 计数器 计数器:多个触发器的级联能够实现计数的功能,这样的触发器组合称之为计数器。计数器的计数位数与触发器级联的个数有关。 根据计数器所加的时钟信号方式可分位异步计数器和同步计数器两大类。异步计数器就是级联的各个触发器并不是同一时钟信号源,而是采用后一级的时钟信号来自前一级的输出的形式。而同步计数器就是所有级联的触发器均使用同一个时钟信号源 逻辑模拟的含义 含义:根据给定的数字电路拓补关系以及电路内部数字器件的功能和延迟特性,由计算机软件分析计算整个数字电路的功能和特性。 PSpice软件逻辑模拟模块的功能: 1 对数字电路输出与输入之间的逻辑关系进行模拟分析 2 模拟计算数字电路的延迟特性 3 对同时包括有模拟器件和数字单元的电路进行数模混合模拟,分别显示电路内部的模拟信号和数字信号波形分析结果 4 最坏情况逻辑模拟。对实际的IC产品,每个数字单元的延迟时间均有一定的范围。逻辑模拟时,每个数字单元的延迟特性均取其标称值。在同时考虑每个数字单元延迟时间的最大/最小极限值组合时,将构成最坏情况。针对这种情况进行的逻辑模拟,称之为最坏情况模拟。 5 检查数字电路中是

文档评论(0)

知识宝库 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档