东北大学秦皇岛分组成原理课程设计-指令系统及累加器.docVIP

东北大学秦皇岛分组成原理课程设计-指令系统及累加器.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
东北大学秦皇岛分组成原理课程设计-指令系统及累加器,东北大学秦皇岛分校,东北大学秦皇岛,东北大学秦皇岛分校吧,东北大学秦皇岛校区,东北大学秦皇岛分校坑,东北石油大学秦皇岛,东北大学秦皇岛是几本,东北石油秦皇岛分校,东北大学秦皇岛分校小

东北大学秦皇岛分校 计算机组成原理课程设计 专业名称 班级学号 学生姓名 指导教师 设计时间 20.12.28~2016.01.08 课程设计任务书 专业:: 学生姓名(签名): 设计题目:一、设计实验条件 二、设计任务及要求 三、设计报告的内容 设计题目与设计任务(设计任务书)前言(绪论)设计主体 图1 两数相乘步骤 由于在计算机内多个数据不能同时相加,一次加法操作只能求出两数之和,因此每求得一个相加数,就与上次部分积相加,每次计算时,相加数逐次向左偏移一位,由于最后的乘积位数是乘数的两倍,因此加法器也需增加到两倍。部分积右移时,乘数寄存器同时右移一位,所以用乘数寄存器的最低位来控制相加数取被乘数或者零,同时乘数寄存器接受部分积右移出来的一位,完成运算后,部分积寄存器保存乘积的高位部分,乘数寄存器保存乘积的低位部分。 【系统设计】 1. 模型机逻辑框图 图2 整机逻辑框图 图3 芯片引脚逻辑框图 图4 CPU逻辑框图 2. 指令系统设计 表1 本次要设计的指令 指令编号 助记符 指令类型 功能 寻址方式 18 SUBC A,@R? 算术运算指令 从累加器A中减去寄存器R?的值,带进位 寄存器间接寻址 24 AND A,#II 逻辑运算指令 累加器A“与”立即数II 立即数寻址 34 MOV @R,A 数据传送指令 将累加器A的值送入间址存储器中 寄存器间接寻址 49 IN 输入指令 从输入端口读入数据到累加器A中 与I/O端口有关的寻址方式 3. 微操作控制信号 1、XRD :外部设备读信号,当给出了外设的地址后,输出此信号,从指定外设读数据。 2、EMWR:程序存储器EM写信号。 3、EMRD:程序存储器EM读信号。 4、PCOE:将程序计数器PC的值送到地址总线ABUS上(MAR)。 5、EMEN:将程序存储器EM与数据总线DBUS接通,由EMWR和EMRD 决 是将DBUS数据写到EM中,还是从EM读出数据送到DBUS。 6、IREN:将程序存储器EM读出的数据打入指令寄存器IR。 7、EINT:中断返回时清除中断响应和中断请求标志,便于下次中断。 8、ELP:PC打入允许,与指令寄存器IR3、IR2位结合,控制程序跳转。 9、FSTC:进位置1,CY=1 10、FCLC:进位置0,CY=0 11、MAREN:将地址总线ABUS上的地址打入地址寄存器MAR。 12、MAROE:将地址寄存器MAR的值送到地址总线ABUS上。 13、OUTEN:将数据总线DBUS上数据送到输出端口寄存器OUT里。 14、STEN:将数据总线DBUS上数据存入堆栈寄存器ST中。 15、RRD:读寄存器组R0-R3,寄存器R?的选择由指令的最低两位决定。 16、RWR:写寄存器组R0-R3,寄存器R?的选择由指令的最低两位决定。 17、CN:决定运算器是否带进位移位,CN=1带进位,CN=0不带进位。 18、FEN:将标志位存入ALU内部的标志寄存器。 19、WEN:将数据总线DBUS的值打入工作寄存器W中。 20、AEN:将数据总线DBUS的值打入累加器A中。 21-23: X2~ X0 : X2、X1、X0三位组合来译码选择将数据送到DBUS上的寄存器。 24-26: S2~ S0 : S2、S1、S0三位组合决定ALU做何种运算。 T2 PCOE ;MAREN T1 EMEN;EMRD;WEN T0 IREN AND A, #II MOV @R?, A IN T5 T5 T5 T4 T4 T4 T3

文档评论(0)

whemm + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档