答辩—基于FPGA的FIR数字滤波器设计开题报告.pptVIP

  • 58
  • 0
  • 约2.07千字
  • 约 22页
  • 2016-11-23 发布于湖北
  • 举报

答辩—基于FPGA的FIR数字滤波器设计开题报告.ppt

基于FPGA的FIR数字滤波器实现 专业:电子信息工程 学生: 指导教师: 介绍结构安排 数字滤波器概况 设计思想及流程 设计方法 程序仿真 总 结 数字滤波器使用范围 硬件选择意义 FPGA硬件优势 Matlab工具FDAtool综合设计生成滤波器系数 Verilog HDL程序编辑设计滤波器Modelsim仿真与Simulink理论值对比滤波效果 设计思想 硬软件平台概况 Matlab Verilog HDL Quartus Ⅱ Modelsim FPGA 设计流程 滤波器基本原理 明确FIR数字滤波器基本理论 这个是通常情况下N阶FIR数字滤波器基于输入信号x(n)的表达式 滤波器理论结构 直接型网络结构 该结构表现出N个乘法器,每次采样y(n)的内容是n次乘法和n-1次加法,然后做乘累加之和。 设计方法 滤波器设计的基本流程,主要分为Matlab仿真和FPGA硬件实现两个部分。 首先将利用Matlab计算系数后,再对硬件进行设计。 本设计将20HZ与200HZ的正弦波叠加,然后设计低通滤波器滤除200HZ的正弦波。 窗函数选择 名称 近似过渡带宽 最小阻带衰减 精确过渡带宽 矩形窗 4π/M 21dB 1.8π/M 三角窗 8π/M 25dB 6.1π/M 汉宁窗 8π/M 44dB 6.2π/M 哈明窗 8π/M 51dB 6.6π/M

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档