基于VHDL的8位模型计算机的设计与实现学士学位论文.docVIP

  • 6
  • 0
  • 约5.49万字
  • 约 81页
  • 2016-11-24 发布于浙江
  • 举报

 基于VHDL的8位模型计算机的设计与实现学士学位论文.doc

 基于VHDL的8位模型计算机的设计与实现学士学位论文

摘 要 随着计算机在人们生活中重要性和不可或缺性的提高,为了更方便的为大众使用,发展计算机性能成为IT行业的热点,但计算机的内部结构极其复杂,为了便于研究便产生了模型计算机。 本文完成了基于VHDL的8位模型计算机的设计与实现。文中首先阐述了8位模型计算机的原理,然后对其十个功能模块(算术逻辑运算单元,累加器,控制器,地址寄存器,程序计数器,数据寄存器,存储器,节拍发生器,时钟信号源,指令寄存器和指令译码器)进行了分析与设计。最后在Quartus II 9.0环境下进行了仿真,完成了8位模型计算机的整体实现。 设计的8位模型计算机能更方便的了解计算机内部构造和工作原理。整个系统的开发体现了在Quartus II软件平台上用VHDL设计数字控制系统的实用性。 8位模型机 Abstract With the improvement of importance and indispensability in computer in peoples life,in order to use more conveniently for public ,computer performance is becoming a hot in the IT industry development.but the internal structure of the compute

文档评论(0)

1亿VIP精品文档

相关文档