- 1
- 0
- 约8.81千字
- 约 66页
- 2016-12-31 发布于河南
- 举报
D1.3
(1)控制器: 由指令寄存器 IR(Instruction Register)、指令译码器 ID(Instruction Decoder)和可编程逻辑阵列PLA(Programmable Logic Array)组成,由 PLA产生控制信号。 (2)运算器: 算术逻辑部件ALU(Arithmetic Logic Unit)的两个输入端表示为I1和I2,I1输入由累加器AL提供,I2输入可以来自寄存器BL,也可来自数据寄存器DR(Data Register)提供的从内存储器读出的内容。输出端表示为O,输出运算结果,通过内部总线传送到指定的目的地。标志寄存器F(Flag)用来存放运算结果的某些特征。 (3)寄存器组:模型机中的寄存器有AL、BL、AR、DR和IP。要执行的指令地址由指令指针寄存器IP(Instruction Pointer Register)给出,送地址寄存器 AR(Address Register),再通过地址总线AB(Address Bus)寻址内存储器中相应的存储单元,从中读出一条指令的指令代码,由数据总线DB(Data Bus)送数据寄存器DR,再经过指令寄存器IR、指令译码器ID和可编程逻辑阵列PLA发出执行该指令所需的各种控制信号。 2.模型机的存储器结构 ? 模型机中存储器结构如图所示。存储器由256个字节单元组成,为了能区分不同
原创力文档

文档评论(0)